王利穎 蔣亞東 羅鳳武
摘要:介紹一種用于嵌入式實(shí)時(shí)圖像處理系統(tǒng)的SDRAM控制器的實(shí)現(xiàn)方案。根據(jù)實(shí)時(shí)系統(tǒng)對(duì)數(shù)據(jù)傳精速率及連續(xù)性的要求,將SDRAM配置為全頁突發(fā)操作模式,并采用異步FIFO作為FPGA與sDRAM問的敷據(jù)緩沖器。為配合SDRAM的全頁操作模式,并充分利用其高速讀寫性能,將FIFO設(shè)計(jì)為基于乒乓操作的流水線結(jié)構(gòu),實(shí)現(xiàn)了數(shù)據(jù)的無縫緩存。將該方案用于實(shí)時(shí)紅外熟成像系統(tǒng),經(jīng)實(shí)驗(yàn)結(jié)果表明,該SDRAM控制器執(zhí)行效率高,占用資源少,可移植性強(qiáng)。