• 
    

    
    

      99热精品在线国产_美女午夜性视频免费_国产精品国产高清国产av_av欧美777_自拍偷自拍亚洲精品老妇_亚洲熟女精品中文字幕_www日本黄色视频网_国产精品野战在线观看

      ?

      米波雷達(dá)發(fā)射激勵源設(shè)計

      2014-10-13 08:00:18
      艦船電子對抗 2014年3期
      關(guān)鍵詞:調(diào)頻時鐘線性

      張 飛

      (中國電子科技集團(tuán)公司38所,合肥230088)

      0 引 言

      數(shù)字化、軟件化是現(xiàn)代雷達(dá)發(fā)展的一個重要趨勢,這一趨勢要求將模數(shù)/數(shù)模變換器件盡可能地靠近天線[1],從而通過數(shù)字處理的方式完成雷達(dá)的收發(fā)功能,以提高雷達(dá)的靈活性。射頻波形形成技術(shù)就是這一趨勢的產(chǎn)物,它省卻了混頻器,利用直接數(shù)字合成(DDS)技術(shù)直接在射頻產(chǎn)生所需的雷達(dá)波形。

      DDS技術(shù)在傳統(tǒng)雷達(dá)中的應(yīng)用受到器件發(fā)展水平和雷達(dá)工作頻率的限制,一般只限于在中頻或基帶產(chǎn)生雷達(dá)波形。近年來,新體制雷達(dá)的發(fā)展對雷達(dá)波形的需求越來越高,通道數(shù)更多、信號形式更復(fù)雜、帶寬更寬、變化更靈活是普遍的趨勢。在各種新體制米波雷達(dá)的研制過程中,隨著器件水平的發(fā)展,同時也由于該類雷達(dá)工作頻段相對較低,射頻波形形成技術(shù)成為解決以上需求的有效手段。DDS輸出的波形信號經(jīng)濾波放大后作為激勵信號直接提供給發(fā)射機(jī)。

      1 系統(tǒng)設(shè)計

      以某雷達(dá)為例,整機(jī)需要激勵源產(chǎn)生數(shù)十路發(fā)射激勵信號供給發(fā)射機(jī),雷達(dá)工作于米波段,其工作帶寬超過50%,除了可以實現(xiàn)頻率捷變外,還要求各路發(fā)射激勵信號的頻率各不相同,各路激勵信號之間的頻率關(guān)系實時可變。針對這一情況,采用射頻波形形成技術(shù)以滿足上述要求。

      系統(tǒng)的原理框圖如圖1所示,其包括波形產(chǎn)生電路和濾波放大電路。波形產(chǎn)生電路可以通過同步串口或光纖受控于雷達(dá)整機(jī)。其中的參數(shù)控制在現(xiàn)場可編程門陣列(FPGA)中實現(xiàn),按照整機(jī)送來的雷達(dá)工作模式和工作時序產(chǎn)生DDS芯片所需的各種控制信號,并在整機(jī)控制下實時改變。DDS芯片選用某廠家的1GHz/14bit芯片XXXX10,在射頻直接產(chǎn)生雷達(dá)整機(jī)所需的波形信號。為了改善整機(jī)的帶外雜散特性,在濾波放大電路中設(shè)計了開關(guān)濾波器組,通帶隨著雷達(dá)的工作頻點(diǎn)變化,濾除瞬時工作頻帶以外的雜散信號。功率放大模塊將經(jīng)過開關(guān)濾波的信號放大至合適的功率,作為激勵信號提供給雷達(dá)發(fā)射機(jī)。

      圖1 系統(tǒng)原理框圖

      2 DDS工作原理

      DDS,即直接數(shù)字頻率合成,其輸出信號的3個參量(頻率、相位、幅度)都由控制字來決定,即通過改變相位累加器輸入端的頻率控制字來實現(xiàn)頻率控制,通過改變相位累加器輸出端的相位來實現(xiàn)相位控制,通過改變波形存儲器輸出端的幅度來實現(xiàn)幅度控制[2]。DDS的工作原理如圖2所示,其一般由相位累加器、波形存儲器、數(shù)模轉(zhuǎn)換器、低通濾波器、參考時鐘組成。在參考時鐘控制下,相位累加器對頻率控制字K進(jìn)行線性累加,通過得到的相位碼φ(n)對波形存儲器尋址,使之輸出相應(yīng)的幅度碼,經(jīng)過數(shù)模轉(zhuǎn)換器得到對應(yīng)的階梯波,最后經(jīng)低通濾波得到連續(xù)變化的波形[3]。

      圖2 DDS工作原理

      筆者在設(shè)計中所選用的XXXX10是一款高性能DDS芯片,內(nèi)部集成了14bit數(shù)模轉(zhuǎn)換器(DAC),最高工作頻率可達(dá)1GHz。作為一個數(shù)字可編程的高頻率模擬信號合成器,該芯片可以靈活產(chǎn)生高達(dá)400MHz的正弦波信號。用戶可以對芯片的3個參數(shù)(頻率、相位和幅度)進(jìn)行控制。在1GHz時鐘速率下,頻率分辨率可達(dá)0.23Hz,芯片同時還具有快速相位和幅度選擇能力。

      用戶通過串口對芯片的內(nèi)部寄存器進(jìn)行編程,從而實現(xiàn)對芯片的控制。芯片內(nèi)部集成了靜態(tài)隨機(jī)存儲器(RAM),以實現(xiàn)頻率、相位、幅度等多種調(diào)制方式的組合。芯片還可以工作于數(shù)字斜率產(chǎn)生(DRG)模式,在該模式下,頻率、相位、幅度可以隨著時間作線性變化,而變化的參數(shù)由用戶定義,可以在線編程。如果需要實現(xiàn)更高級的調(diào)制功能,用戶還可以通過一個高速并行數(shù)據(jù)輸入接口對芯片各項參數(shù)直接進(jìn)行控制。其主要特性如下:DDS時鐘頻率1GHz;相位累加器位數(shù)32位;集成數(shù)模轉(zhuǎn)換(DAC)位數(shù)14位;控制方式串口;供電電壓為3.3V/1.8V。

      3 電路設(shè)計

      3.1 同步設(shè)計

      就上述激勵源而言,系統(tǒng)的工作頻率高達(dá)800MHz,而整機(jī)采用數(shù)字波束形成(DBF)體制,要求各路發(fā)射激勵信號之間的相位關(guān)系保持恒定,發(fā)射激勵的多通道同步問題就成為系統(tǒng)設(shè)計的一個關(guān)鍵。為了保證各通道之間的相位同步,提供給DDS的工作時鐘與系統(tǒng)時鐘必須完全同步。另外,對于DDS控制信號中的異步信號,可以使用由同步時鐘在FPGA中產(chǎn)生的高速時鐘實現(xiàn),對于控制信號中的同步信號,比如DDS所需的“io_update”信號,在使用高速時鐘產(chǎn)生后,再通過先入先出(FIFO)寄存器在該高速時鐘與由DDS送來的配置時鐘(由DDS工作時鐘在芯片內(nèi)部分頻產(chǎn)生)之間進(jìn)行一次切換,從而避免可能帶來的競爭冒險現(xiàn)象,保證各通道之間相位同步。

      如圖3所示,F(xiàn)IFO的寫時鐘為系統(tǒng)的同步時鐘。讀時鐘由DDS工作時鐘經(jīng)過分頻后送出至FPGA,在經(jīng)過FIFO后,使用該時鐘對信號進(jìn)行2次觸發(fā)后送出。在經(jīng)過這一處理后,可以保證系統(tǒng)實現(xiàn)各通道之間的同步。

      3.2 線性調(diào)頻信號步進(jìn)值的確定

      在工程實際中,通過對輸出信號頻率進(jìn)行步進(jìn)增加的方式合成線性調(diào)頻信號。所需線性調(diào)頻信號的帶寬、時寬由系統(tǒng)需求確定,只要選定頻率步進(jìn)的時間間隔,即可計算出每次步進(jìn)的頻率值。在確定頻率步進(jìn)的時間間隔時,主要考慮以下2個因素:

      圖3 FIFO的使用

      (1)對脈壓旁瓣電平的影響

      如果線性調(diào)頻信號步進(jìn)點(diǎn)數(shù)太少,脈壓后的旁瓣抑制特性將會變差,隨著步進(jìn)點(diǎn)數(shù)的增加,旁瓣特性逐漸逼近理想值。據(jù)現(xiàn)有文獻(xiàn)介紹,步進(jìn)點(diǎn)數(shù)最少應(yīng)為信號的時寬帶寬積[4]。

      (2)DDS累積誤差的考慮

      在一些時寬較長而帶寬較窄的系統(tǒng)中,常會出現(xiàn)DDS輸出頻率的累積誤差導(dǎo)致脈壓效果受到影響的現(xiàn)象,現(xiàn)以本設(shè)計所選用的XXXX10應(yīng)用為例加以說明。

      如圖4所示,當(dāng)脈寬較長時,線性調(diào)頻信號頻率的累加會產(chǎn)生一定的累積誤差,當(dāng)帶寬較窄時,這一累計誤差足以影響脈壓效果。圖中實線為理想脈壓結(jié)果,虛線為存在累計誤差時的脈壓結(jié)果。

      圖4 累計誤差對脈壓的影響

      當(dāng)使用數(shù)字斜率產(chǎn)生(DRG)模式產(chǎn)生所需的線性調(diào)頻信號時,信號產(chǎn)生機(jī)制的核心是一個32位的累加器,該累加器由可編程計時器來控制時序。計數(shù)器的時鐘是DDS工作時鐘,該時鐘頻率是DDS系統(tǒng)時鐘的1/4。計數(shù)器建立了累加器在進(jìn)行更新時所需的時間間隔。在進(jìn)行正向步進(jìn)和負(fù)向步進(jìn)時,該時間間隔分別由獨(dú)立的變量控制,如式(1)、式(2)所示:

      式中:P和N分別為某32位寄存器的高16位數(shù)值和低16位數(shù)值,P定義了進(jìn)行正向步進(jìn)時的時間間隔,而N定義了進(jìn)行負(fù)向步進(jìn)時的時間間隔。

      在該模式下,芯片可以分別進(jìn)行頻率、相位和幅度步進(jìn),由數(shù)字斜率控制目標(biāo)(DRD)寄存器決定。本文需要產(chǎn)生線性調(diào)頻信號,可將該寄存器設(shè)置為“00”,從而使得芯片工作于頻率步進(jìn)狀態(tài),頻率步進(jìn)值S為:

      式中:M值由數(shù)字斜率步進(jìn)(DRS)寄存器決定,該寄存器有64位,高32位數(shù)據(jù)和低32位數(shù)據(jù)分別控制負(fù)向和正向的步進(jìn)值,M值選取時的舍入誤差是累計誤差的產(chǎn)生原因,不同的步進(jìn)時間間隔對應(yīng)著不同的累計誤差。

      為了選擇合適的步進(jìn)時間間隔,從而將累積誤差控制在允許范圍內(nèi),筆者編寫了專門的程序,其流程如圖5所示。以產(chǎn)生帶寬300kHz、時寬2ms的線性調(diào)頻信號為例,得到P值的設(shè)置和調(diào)頻累積誤差的關(guān)系,如圖6所示。

      在工程實際中,需要綜合考慮上述2個因素,可以按圖6中所示選擇一些累積誤差接近于0的P值,在這一前提下,P值應(yīng)該盡量小,以增加頻率步進(jìn)點(diǎn)數(shù),提高脈壓的旁瓣特性。

      3.3 電磁兼容設(shè)計

      波形形成電路為高速模數(shù)混合電路,其中的DDS芯片及其外圍電路對板級的電磁兼容設(shè)計極為敏感。其輸出信號的性能指標(biāo)受到電源、地、時鐘等諸多因素的影響[5]。

      對于一個模數(shù)混合電路,合理的電源/地設(shè)計是實現(xiàn)性能指標(biāo)的關(guān)鍵。DDS芯片的電源決定了其輸出信號的雜散水平,該芯片同時需要模擬和數(shù)字電源,而在印制板上還存在著其他多達(dá)十幾種數(shù)字電源。在設(shè)計時,對模擬電源與數(shù)字電源進(jìn)行有效隔離。在設(shè)計中盡量對模擬電源和數(shù)字電源使用不同的芯片進(jìn)行單獨(dú)供電。供給DDS芯片的電源應(yīng)采用線性電源。對于供給邏輯控制芯片的電壓相同的多種數(shù)字電源,必要時可采用同一穩(wěn)壓塊或DC/DC供電,但必須在不同電源之間使用鐵氧體磁珠進(jìn)行隔離。為了有效阻止來自電源的干擾信號,對電源進(jìn)行了合理的去耦設(shè)計。在選擇去耦電容時考慮其阻抗曲線,使用不同電容的組合以濾除不同頻率的干擾信號。對于印制板上的DC/DC電源的使用必須非常謹(jǐn)慎,DC/DC電源的開關(guān)頻率必然成為輸出信號的雜散成份,因此在電源輸出處必須進(jìn)行有效的濾波,還應(yīng)考慮對該成份的避讓。

      圖5 累積誤差計算流程圖

      圖6 累積誤差與P值選取的關(guān)系

      在波形產(chǎn)生電路中,進(jìn)行大面積接地,同時對模擬接地和數(shù)字接地進(jìn)行分割,二者之間通過鐵氧體磁珠相連。使用多點(diǎn)接地,將電路中每個接地點(diǎn)都直接接到距它最近的地平面上。這一接地方式使得接地線上出現(xiàn)高頻駐波的現(xiàn)象減少,但使用這一方式時應(yīng)注意地線回路導(dǎo)致的電磁干擾,盡量使得電源和相應(yīng)的地平面處于相鄰層以減小回流路徑。

      在布局、布線時,優(yōu)先考慮模擬器件的放置及模擬信號的路徑,尤其是時鐘信號的路徑。時鐘信號的完整性直接關(guān)系到輸出的發(fā)射激勵信號的性能指標(biāo),在設(shè)計時避開數(shù)字信號,尤其是遠(yuǎn)離振幅較大、頻率較高的數(shù)字信號。

      4 達(dá)到的系統(tǒng)指標(biāo)

      系統(tǒng)達(dá)到的主要性能指標(biāo)如下:

      體制:射頻波形形成;

      頻率:甚高頻(VHF)全頻段;

      信號形式:點(diǎn)頻、線形調(diào)頻、非線性調(diào)頻;

      功率:15±2dBm;

      改善因子:60dB。

      系統(tǒng)產(chǎn)生的線性調(diào)頻信號頻譜如圖7所示,其脈內(nèi)信噪比如圖8所示。

      圖7 線性調(diào)頻信號頻譜

      圖8 線性調(diào)頻信號的脈內(nèi)信噪比

      5 結(jié)束語

      本文利用射頻波形形成技術(shù)在米波段產(chǎn)生了雷達(dá)激勵信號,這一技術(shù)有諸多優(yōu)點(diǎn):首先改善了系統(tǒng)的雜散特性(傳統(tǒng)做法所使用的變頻電路將在激勵中產(chǎn)生各種寄生響應(yīng)),本文采用的方式省略了變頻電路,也就避開了寄生響應(yīng)的困擾;同時,省去本振電路和變頻電路,也就簡化了系統(tǒng)的電路結(jié)構(gòu)。對于本文所述的應(yīng)用需求,若采用傳統(tǒng)做法,設(shè)備量將非常龐大,而采用射頻波形形成體制后,設(shè)備量僅為一個標(biāo)準(zhǔn)機(jī)箱。另外,該方式還提高了系統(tǒng)的靈活性,系統(tǒng)通過數(shù)字方式對輸出激勵信號的各項參數(shù)進(jìn)行控制,不依賴于其他電路,對參數(shù)的改變可通過數(shù)字邏輯進(jìn)行,這就使得新體制雷達(dá)對于發(fā)射激勵源在靈活性方面的諸多需求成為可能。

      [1]張明友.數(shù)字陣列雷達(dá)和軟件化雷達(dá)[M].北京:電子工業(yè)出版社,2008.

      [2]梁晶,李鵬.超寬帶雷達(dá)信號產(chǎn)生器的設(shè)計[J].艦船電子對抗,2012,35(2):69-71.

      [3]費(fèi)元春,蘇廣川,米紅,等.寬帶雷達(dá)信號產(chǎn)生技術(shù)[M].北京:國防工業(yè)出版社,2002.

      [4]Bergardli L,Cortesini R.Digital chirp generator suits space application[J].Microwave & RF,1993,32(6):83-90.

      [5]姜付鵬.電磁兼容的電路板設(shè)計[M].北京:機(jī)械工業(yè)出版社,2011.

      猜你喜歡
      調(diào)頻時鐘線性
      漸近線性Klein-Gordon-Maxwell系統(tǒng)正解的存在性
      考慮頻率二次跌落抑制的風(fēng)火聯(lián)合一次調(diào)頻控制
      能源工程(2021年5期)2021-11-20 05:50:42
      別樣的“時鐘”
      線性回歸方程的求解與應(yīng)用
      古代的時鐘
      二階線性微分方程的解法
      有趣的時鐘
      時鐘會開“花”
      調(diào)頻發(fā)射機(jī)技術(shù)改造
      調(diào)頻激勵器干擾的排除方法
      怀集县| 土默特左旗| 鄂托克前旗| 威远县| 安图县| 福清市| 武乡县| 栾川县| 保定市| 会昌县| 林芝县| 罗城| 黔东| 彰武县| 康定县| 冕宁县| 红桥区| 海门市| 溆浦县| 秦安县| 江山市| 保山市| 西昌市| 天峨县| 塔城市| 宁武县| 沁源县| 九寨沟县| 渑池县| 安仁县| 潮州市| 黎平县| 井冈山市| 虞城县| 神农架林区| 隆回县| 来凤县| 阿坝县| 海城市| 贵德县| 玉林市|