荊濤
高速數(shù)字電路設(shè)計在電子技術(shù)迅猛發(fā)展過程中不斷的對占有電子設(shè)計領(lǐng)域的比例進行擴大,對高速信號進行科學合理的處理已經(jīng)發(fā)展成為關(guān)系設(shè)計成功與否的一個關(guān)鍵問題。在設(shè)計高速數(shù)字電路過程中,導體往往還增加了對參數(shù)進行分布的傳輸線功能,分析互連關(guān)系一定要以傳輸線為考慮基礎(chǔ)。雖然如此,在實際的應用中高速數(shù)字電路仍會出現(xiàn)很多問題,本文將對高速數(shù)字電路進行分析,并對其設(shè)計技術(shù)進行深入的探討。
【關(guān)鍵詞】高速數(shù)字電路 設(shè)計技術(shù) 計算機
在微電子技術(shù)飛速發(fā)展中,高速電子電路器件不斷被應用,在現(xiàn)階段的電子設(shè)計領(lǐng)域中,高速數(shù)字電路設(shè)計已經(jīng)被廣泛應用。高速數(shù)字電子電路設(shè)計是一門處在不斷發(fā)展與進步中的學科,目前有很多理論尚處于研究與發(fā)展中。在我國,現(xiàn)階段的高速數(shù)字電路設(shè)計在一定程度上取得了一些成績,但是大部分都是偏于理論方面的,對于實踐操作方面還有一定的欠缺。所以,從高速電路設(shè)計的角度來看,了解和掌握高速數(shù)字電路設(shè)計方法對于實踐工程的指導工作有著非常直接的作用。
1 什么是高速數(shù)字電路
高速數(shù)字電路的概念:是一種由高速變化信號在電路中所產(chǎn)生的具備諸如:電容、電感等模擬特性作用的電路,其主要是由集中參數(shù)系統(tǒng)和分布參數(shù)系統(tǒng)兩個部分組成。其中,集中參數(shù)系統(tǒng)對低速數(shù)字電路設(shè)計進行了簡化處理,使其始終處于一種較為理想的狀態(tài),所以集中參數(shù)系統(tǒng)不適用于高速數(shù)字電路技術(shù),而是在低速數(shù)字電路設(shè)計中得到了廣泛的應用;分布參數(shù)系統(tǒng)則比較適合用于高速數(shù)字電路設(shè)計中。分布參數(shù)系統(tǒng)的概念與實際運行情況比較接近,其通常認為信號時間與其所處的位置對信號的特性有著決定性作用,所以元器件間的線路長度會對信號特性產(chǎn)生影響,另外,線路中的信號進行傳輸時需要一定的延遲。
2 影響高速數(shù)字電路設(shè)計技術(shù)的問題
高速數(shù)字電路設(shè)計成功與否取決于信號的質(zhì)量,也就是信號完整性的保持,若是無法保持信號完整性,那么就會出現(xiàn)信號失真的現(xiàn)象,影響正確數(shù)據(jù)、地址以及控制信號的生成,進而導致系統(tǒng)工作出現(xiàn)錯誤,嚴重的甚至會導致系統(tǒng)崩潰。對信號質(zhì)量產(chǎn)生影響的因素非常多,但是,對信號完整性產(chǎn)生影響的因素主要有以下三點:
系統(tǒng)中處于信號傳輸線位置的阻抗不相匹配,容易形成反射噪聲,這是破壞信號完整性的主要原因;信號線間的距離隨著處于印刷板位置的電路密集度不斷增大而變的愈加狹小,這就導致信號間的電磁耦合增大,以至于無法對其進行忽略處理,進而造成信號間的串擾情況越加嚴重;處于芯片內(nèi)的大量電路輸出同時動作的過程中,因為寄生于電源平面間電感和電阻的影響,就會出現(xiàn)較大的瞬態(tài)電流,進而對電源線和地線上的電壓產(chǎn)生影響,使其發(fā)生波動和變化。
總而言之,對電路進行合理的設(shè)計,減小或是消除上述因素對信號完整性的影響,促進高速數(shù)字信號質(zhì)量的提高,已經(jīng)成為現(xiàn)階段所有高速數(shù)字電路設(shè)計所需要解決的主要問題。
3 高速數(shù)字電路設(shè)計技術(shù)的具體研究
3.1 設(shè)計高速數(shù)字電路信號完整性
針對高速數(shù)字電路信號完整性的設(shè)計主要包括兩個方面內(nèi)容:第一個是研究不同信號在電路信號網(wǎng)中所產(chǎn)生的干擾,第二個是研究不同電路信號網(wǎng)傳輸信號的干擾,簡單來說,也就是研究反射和干擾的問題。由于電路中不相匹配的阻抗因素等影響,反射問題在低速數(shù)字電路設(shè)計中并不存在。數(shù)字電路網(wǎng)在理想狀態(tài)下的不同阻抗是相等并相互匹配的,位于數(shù)字電路傳輸線上的阻抗處于連續(xù)的狀態(tài),因此反射現(xiàn)象不會出現(xiàn)在線路的電流和電壓中。進行設(shè)計數(shù)字電路時,阻抗過大或是過小都會導致電路傳播的波形產(chǎn)生干擾現(xiàn)象,進而對信號完整性造成影響。高速數(shù)字電路設(shè)計難以使電路與臨界阻抗的狀態(tài)相符合,因此保持系統(tǒng)處于過阻抗狀態(tài)是一個較為合適的方法。
設(shè)計高速數(shù)字電路時首先要考慮的就是感性串擾等問題。根據(jù)信號基本理論得出,電流在電路中是處于循環(huán)流動的狀態(tài),這一方面往往會被數(shù)字電路設(shè)計工作人員所忽視。信號的回路和路徑構(gòu)成了電流環(huán)路,電感在電路中隨著電流環(huán)路的增大而變大,而環(huán)路中的電流也會隨著其中的電磁場變化而發(fā)生改變。盡可能的對電流環(huán)路進行減小處理,對感性串擾起到了降低的作用,在設(shè)計高速數(shù)字電路中,主要可以通過兩個方法來進行,即對線路距離進行增加和對電流環(huán)路面積進行減小的處理,以此來提高高速數(shù)字電路信號的完整性。
3.2 設(shè)計高速數(shù)字電路電源
設(shè)計高速數(shù)字電路需要應用大量的低電壓元器件,其對電源的穩(wěn)定性造成了一定的影響,這也是設(shè)計數(shù)字電路所要考慮的一個主要因素。電源完整性指的是電源在系統(tǒng)運行中的波動情況,也就是電源的波形質(zhì)量。在高速數(shù)字電路設(shè)計中能夠?qū)﹄娫捶€(wěn)定性造成影響有:由處于高速開關(guān)狀態(tài)下線路器件所產(chǎn)生的過大的瞬間電流,以及數(shù)字電路中過多的電感所導致的變大的信號回路阻抗。
高速數(shù)字電路設(shè)計的理想狀態(tài)是其電源系統(tǒng)中不存在阻抗,由于整個信號回路不存在阻抗的耗損問題,可以使電源系統(tǒng)中各個點的電位保持恒定。但是,在實際中并不存在這種狀態(tài),電源分配系統(tǒng)往往會產(chǎn)生嚴重的干擾噪聲,進而對整個電路的正常運行造成影響。在進行高速數(shù)字電路設(shè)計時,要充分考慮到電源的電感和電阻因素,對其進行降低處理?,F(xiàn)階段在電路系統(tǒng)中大多都是采用大面積的銅質(zhì)材料,這遠遠不能滿足高速電路設(shè)計的標準和要求,因此在設(shè)計的過程中還要對其它影響因素進行綜合的考慮,其中將去耦電容運用到電路中就是一個非常簡單有效的方法。
4 結(jié)語
綜上所述,電子設(shè)計正在朝著速度快、密度高的方向發(fā)展和進步,在這種狀態(tài)下的電子系統(tǒng),為了能夠?qū)Ω咚贁?shù)字電路設(shè)計問題進行有效合理的解決,對高速數(shù)字電路設(shè)計方法和手段進行創(chuàng)新和改進是勢在必行的。不斷促進高速數(shù)字電路設(shè)計方法可行性的提高,為其在現(xiàn)代化技術(shù)的發(fā)展進程中不斷進步提供了可靠保障。
參考文獻
[1]李琳琳.高速數(shù)字電路設(shè)計中電源完整性分析[J].火控雷達技術(shù),2010(02).
[2]馮巨標.高速數(shù)字電路電源分配網(wǎng)絡(luò)的近場電磁干擾研究[D].哈爾濱工業(yè)大學,2012.
[3]付亞如.淺談高速數(shù)字電路特性與信號完整性設(shè)計[J].黑龍江科技信息,2011(04).
[4]張婧.高速數(shù)字電路信號完整性仿真設(shè)計與驗證[D].西安電子科技大學,2013.
作者單位
裝甲兵工程學院信息系 北京市 100072endprint