• 
    

    
    

      99热精品在线国产_美女午夜性视频免费_国产精品国产高清国产av_av欧美777_自拍偷自拍亚洲精品老妇_亚洲熟女精品中文字幕_www日本黄色视频网_国产精品野战在线观看 ?

      DRFM硬件平臺的研究與實現(xiàn)

      2016-04-12 00:00:00潘啟勇張靜亞王宜懷
      現(xiàn)代電子技術 2016年21期

      摘 要: 針對寬帶數(shù)字射頻存儲器(DRFM)的硬件平臺進行研究與設計。首先提出了一種基于FPGA +ADC+DAC為核心的DRFM系統(tǒng)實現(xiàn)方案。然后根據(jù)自頂向下的設計原則,詳細介紹了硬件系統(tǒng)從頂層架構到底層電路的實現(xiàn)過程,并對系統(tǒng)各功能模塊的硬件電路設計進行了詳細的分析。最后,對DRFM的硬件系統(tǒng)進行了測試,實驗結果表明,該DRFM系統(tǒng)在1.2 GHz帶寬,輸入信號頻率在100 MHz~1.2 GHz范圍內,雜散電平僅為-70 dBc,可以進行雷達回波信號的模擬,達到了預期的效果。

      關鍵詞: 數(shù)字射頻存儲器; FPGA; 硬件設計; 射頻仿真

      中圖分類號: TN79?34 文獻標識碼: A 文章編號: 1004?373X(2016)21?0099?04

      Research and implementation of hardware platform for DRFM

      PAN Qiyong1, ZHANG Jingya1, WANG Yihuai2

      (1. College of Physics and Electronic Engineering, Changshu Institute of Technology, Changshu 215500, China;

      2. School of Computer Science and Technology, Soochow University, Suzhou 215006, China)

      Abstract: The hardware platform of DRFM was studied and designed. A DRFM system implementation scheme is proposed, which takes FPGA+ADC+DAC as its core. According to the top?to?down design principle, the implementation process of the hardware system from top layer architecture to bottom layer circuit is introduced in detail, and hardware circuit design of each functional module is analyzed in detail. The hardware system of DRFM was tested. The test results show that the spurious level is only -70 dBc when the bandwidth of the DRFM system is 1.2 GHz and the frequency of input signal is within 100 MHz~1.2 GHz, the system can simulate the radar echo signal, and realize the anticipated effect.

      Keywords: digital radio frequency memory; FPGA; hardware design; RF simulation

      0 引 言

      DRFM (Digital Radio Frequency Memory,數(shù)字射頻儲存器)是射頻仿真實驗的核心部件,是各種相參的目標回波和雜波產生的基礎,可以對射頻信號進行存儲和轉化[1]?;跓o模糊采樣原理,DRFM采樣信號有兩種取樣形式,分別是幅度取樣和相位取樣。幅度取樣DRFM有正交雙通道DRFM、單通道DRFM和多通道DRFM三種實現(xiàn)結構[2]。在這三種結構中單通道DRFM結構使用更為廣泛,主要是由于該結構獨特的處理方式,利用超外差接收機將輸入信號頻率變?yōu)轭A先確定的頻率,可以很好地抑制寄生信號[3]。

      DRFM技術不僅可以應用在射頻仿真技術,還可以攔截、存儲和復制敵人的雷達信號,從而廣泛應用于雷達目標仿真、干擾領域中[4]。隨著超大規(guī)模集成電器和雷達信號理論的飛速發(fā)展,DRFM硬件平臺的研究勢在必行[5]。本文給出了一種基于FPGA +ADC+DAC的DRFM硬件設計方案,并滿足DRFM的帶寬為1.2 GHz,ADC和DAC模塊的采樣率為1.2 GHz時,雜散電平可達-70 dBc的系統(tǒng)要求,完成了DRFM硬件平臺的設計與應用。

      1 DRFM系統(tǒng)設計

      本次設計DRFM板卡需要滿足的技術指標如表[1]所示,為了滿足實驗指標的要求,選用采樣速率為1.2 GSPS的ADC模數(shù)轉換器,在信號處理方面選用Xilinx Virtex?6系列的FPGA芯片,在接口及配置處理方面選用Xilinx Virtex?5系列的FPGA芯片以及采樣率為1.2 GSPS的DAC數(shù)模轉換器用來輸出目標信號。

      圖[1]為寬帶DRFM的系統(tǒng)總體框架,根據(jù)寬帶DRFM的硬件架構可知,寬帶DRFM系統(tǒng)硬件主要由四個模塊構成,分別是ADC模數(shù)轉換模塊、DAC數(shù)模轉換模塊、FPGA模塊和外圍輔助電路,下面分別介紹各模塊的電路設計。

      2 DRFM硬件設計

      2.1 寬帶ADC模塊設計

      ADC08D1500芯片雙通道實現(xiàn)A/D信號轉換,信號采樣率最高可達1.5 GSPS,8 b的采樣精度,7.25 b的有效位,THD大于-53 dB,SNR大于-46 dB [6]。因此,本次設計的ADC數(shù)模轉換器選用高性能,高精度的ADC08D1500芯片,其結構框圖如圖[2]所示。

      ADC電源電路如圖3所示,ADC08D1500的實際工作電壓為1.9 V,本次設計的電源輸入采用CPCI總線的3.3 V電源。模擬電源和數(shù)字電源分別由不同的LDO(Low Dropout Regulator,低壓差線性穩(wěn)壓器)芯片產生,電源線串聯(lián)磁珠抑制高頻噪聲的EMI干擾[7]。通過Linear Technology公司的[LDO]器件LT1764產生模擬電源[Va]。LT1764可以提供輸出340 mV的電流,其中,模擬電源[Va]的電流能夠達到1 A以上,符合本次設計的基本要求。

      寬帶ADC的時鐘模塊,其時間穩(wěn)定度要高,最高頻率[8]需要達到1.2 GHz??紤]到DRFM系統(tǒng)與上下變頻微波鏈路協(xié)同工作的方式,ADC時鐘可以直接由板卡的CLK_IN接口輸入,為ADC提供時鐘。由于本次設計的FPGA系統(tǒng)、ADC以及DAC1和DAC2等四大模塊都需要時鐘,所以為了減少PCB的布局和布線,通過兩個功分器ADP_2_20將1.2 GHz時鐘信號分成[4]部分,分別為各個子系統(tǒng)提供時鐘,其框圖如圖4所示。

      2.2 寬帶DAC模塊設計

      [DAC]輸出電路原理圖如圖5所示,[AD9736]兩個輸出引腳上的諧波分量在相位和幅度上保持一致,由于[AD9736]的每個引腳上都包含了大量的二次諧波分量,所以必須采用雙端?單端轉換來抑制各個引腳的諧波分量。

      在IOUTA和IOUTB輸出引腳串聯(lián)20 Ω電阻,降低負載電抗,巴倫變壓器ETC_1_13TR為AD9736提供平衡負載。ADT2_1T_1P有差分輸入和單端輸出的輸入輸出特性,所以要求ADT2_1T_1P的Pin4要大于[Pin3]的對地電容,[Pin6]的對地電容小于Pin1腳,這很容易導致[DAC]模數(shù)轉換器輸出不平衡負載,對此,本次設計采用了增加巴倫變壓器ETC_1_13TR的改良措施,用以提供平衡負載。

      DAC各時鐘關系如圖6所示,DACCLK時鐘工作頻率為1.2 GHz,可以令DAC模塊進行數(shù)模轉換。AD9736內部時鐘利用功分器將DATACLK OUT輸出到FPGA2,之后再將FPGA2內部的DATACLK OUT信號進行2分頻后,將經(jīng)過以上處理之后的時鐘信號再接入局部時鐘網(wǎng)絡,作為DATACLK 1N數(shù)據(jù)總線的時鐘輸出,確保輸出的數(shù)據(jù)與時鐘相位之間同步。

      DACCLK共模偏置電路原理圖如圖7所示,DACCLK作為DAC的轉換時鐘,需要穩(wěn)定、可靠的時鐘源輸入。考慮到DACCLK時鐘信號是由1.8 V驅動的PMOS差分對,因此系統(tǒng)至少要有400 mV的共模輸入電壓才能確保峰峰值在200~800 mV時電路各個引腳的可靠性??紤]到共模輸入電平不是標準的[LVDS](Low Voltage Differential Signaling,低壓差分信號)兼容電平,因此增加了如圖7所示的直流偏置電路,1.8 V電源電壓經(jīng)過1 kΩ和300 Ω的電阻分壓得到偏置電壓。

      2.3 大容量FPGA模塊設計

      本文針對FPGA模塊選用了具有豐富的乘法器資源和存儲器資源的Virtex?6系列的XC6VLX240T?FF1759。

      在數(shù)字電路設計中,可靠的時鐘電路設計是電路設計成功的關鍵,因此在[FPGA1]與[FPGA2]之間進行高速的信號互聯(lián),這兩個芯片通過同步的時鐘源進行驅動。[FPGA1]和[FPGA2]全局時鐘電路原理圖如圖8所示,本次設計的時鐘源選用了具有高穩(wěn)定度的200 MHz有源晶振,通過時鐘緩沖器將時鐘電路中產生的時鐘一分為二,分別為兩片[FPGA]提供時鐘。

      2.4 高速電路PCB設計

      系統(tǒng)印刷電路板PCB的疊層結構設計決定了電源與地平面之間的阻抗,電路板中信號線的特性阻抗以及電路的分布參數(shù)等,合理的PCB疊層設計是有效抑制EMI電磁干擾,提高EMS電磁兼容性的有效手段[9]。

      本次PCB考慮采用[10]層的疊層設計,[10]層的設計分配為[3]層參考地平面,[6]層信號層,單獨留出[1]層作為電源平面,用來提高電路的EMC電磁兼容性。[PCB]疊層結構如圖9所示,圖9中S為信號層,[PP]為半固化片,[core]為PCB內芯板,[GV]為參考平面層(電源層或地層)。還可以看到半固化片的厚度以及每一層的芯層厚度和層間的銅皮厚度,將以上三個參數(shù)相加可得印刷電路板PCB板厚約為(1.8±0.18) mm。為了保證信號的完整性,本系統(tǒng)PCB設計使電源層和接地層配對,信號層與接地層相鄰,這種疊層方案大大提升了地層吸收信號層輻射的能力,當電源、地層完整時,可以提供一個良好的信號層回流路徑[6]。

      3 系統(tǒng)測試

      3.1 寬帶DRFM的測試平臺

      整個系統(tǒng)硬件平臺的設計工作完成后,就可以對進行調試。如圖10所示,寬帶DRFM的測試平臺測試需要電源、信號源、頻譜儀以及電腦等通用設備,還需要時鐘模塊組件和DRFM平臺這兩種專用設備[10]。

      寬帶DRFM數(shù)字射頻儲存器平臺是標準6U板卡,位于圖10中電源的前方,寬帶DRFM數(shù)字射頻儲存器的對外接口是SMA形式,其上內嵌一塊ADC模塊和一塊DAC模塊。

      3.2 測試結果及分析

      進行試驗測試時,首先進行系統(tǒng)上電,將程序燒寫到FPGA中,然后調整時鐘頻率和輸入信號。ADC模塊的測試依據(jù)是ADC測試模塊雜散指標是否合理,功能是否正確。EV10AQ190通過數(shù)據(jù)總線將采集到的信號傳輸給FPGA,為了檢測FPGA內部的數(shù)字信號,本次設計通過利用Xilinx公司開發(fā)的在線邏輯分析儀(Chipscope Pro)實現(xiàn)。Chipscope Pro可以植入FPGA的兩個核(即ILA和ICON),芯片內部的數(shù)據(jù)可以通過JTAG線被傳回,以此進行試驗檢測。

      如圖11為1.2 GHz信號經(jīng)A/D采樣后的頻域波形圖。在進行調試時,發(fā)現(xiàn)將Chipscope ProAnalyze設置為開始采樣時,F(xiàn)PGA的采樣數(shù)據(jù)通過JTAG回傳給Chipscope ProAnalyze軟件,將其保存為數(shù)據(jù)文件,然后利用Matlab軟件打開該文件,對該文件進行FFT處理,之后便可以觀測其頻譜。

      將A/D采集到的信號經(jīng)過FPGA處理后發(fā)送到D/A模塊,經(jīng)過DAC數(shù)模轉換之后再將信號發(fā)送出去,通過調節(jié)頻譜儀可以觀測到D/A轉換后的信號數(shù)據(jù),圖12為寬帶DAC模塊輸出信號頻譜,由圖可知頻譜儀可以觀測到DAC模塊輸出信號的頻譜及相位噪聲,其雜散達到了-65 dBc。根據(jù)測試結果顯示,該系統(tǒng)可以滿足標準的雜散指標,符合系統(tǒng)設計要求。

      4 結 語

      本文對寬帶DRFM系統(tǒng)的硬件平臺設計進行了詳細的分析。闡述了DRFM系統(tǒng)中寬帶ADC模塊、寬帶DAC模塊、大容量FPGA模塊等各模塊的原理設計。論述了高速電路PCB設計,對PCB的疊層設計進行了詳細的說明。最后對硬件模塊的性能進行了測試,測試結果表明,本次設計的寬帶[DRFM]系統(tǒng),其ADC及DAC模塊在1.2 GHz帶寬情況下能夠實現(xiàn)信號的采集和回放輸出,其雜散指標優(yōu)于-45 dBc,可以進行雷達回波信號的模擬,滿足系統(tǒng)的整機功能要求。

      參考文獻

      [1] 劉嘉宇.無線傳感器網(wǎng)絡低功耗節(jié)點設計與實現(xiàn)[D].北京:北京交通大學,2015.

      [2] 冉自博,馬游春,劉紅雨,等.基于FPGA三角波周期隨機變化數(shù)字信號發(fā)生器的設計[J].計算機測量與控制,2013(9):2604?2606.

      [3] 劉天鵬.寬帶DRFM相參性分析與對抗技術研究[D].國防科學技術大學,2010.

      [4] 李楊.針對線性調頻雷達的有源干擾技術研究[D].成都:電子科技大學,2010.

      [5] 黃浩.寬帶數(shù)字射頻直接存儲與處理技術研究[D].南京:南京航空航天大學,2012.

      [6] 張敏.印刷電路板的腐蝕行為及其影響因素研究[D].廈門:廈門大學,2008.

      [7] 王海龍,鐘睿,王渝.某型數(shù)字射頻存儲器的設計研究[J].微計算機信息,2007(1):111?112.

      [8] 陸智俊.寬帶雷達目標射頻仿真及其應用[J].上海航天,2012,29(3):59?60.

      [9] 李哲.基于DSP的表面缺陷無損檢測系統(tǒng)設計[D].重慶:重慶大學,2010.

      [10] 劉魁,顏學龍,關世友,等.基于 FPGA 雷達多目標模擬器 DRFM 設計與實現(xiàn)[J].電子技術應用,2011,37(5):52?53.

      靖州| 安新县| 临邑县| 湘乡市| 赞皇县| 鹤峰县| 班戈县| 开远市| 长白| 兴国县| 嫩江县| 宁津县| 兴安县| 曲靖市| 边坝县| 日土县| 比如县| 福安市| 宁化县| 东阳市| 宝山区| 正蓝旗| 新河县| 桑日县| 昭平县| 栖霞市| 黑龙江省| 天气| 祥云县| 隆回县| 双鸭山市| 酉阳| 城口县| 平阳县| 洛浦县| 郓城县| 沙河市| 莱州市| 长沙县| 滦平县| 株洲市|