申請公布號:CN105579959A
申請?zhí)枺?013800798138
申請人:渥太華大學(xué)
地址:加拿大安大略省
發(fā)明人:汪偉;M·保利克;J·帕里
Int. Cl.:G06F9/455(2006.01)I;G06F13/28(2006.01)I;G06F15/167(2006.01)I
PCT進(jìn)入國家階段日:2016.03.24
PCT申請數(shù)據(jù):PCT/CA2013/050725 2013.09.24
PCT公布數(shù)據(jù):WO2015/042684 EN 2015.04.02
摘 要:一般提供了虛擬化硬件加速的技術(shù)。在一些示例中,協(xié)同監(jiān)管器組件可被配置為多路復(fù)用多個域的請求以在半虛擬化環(huán)境中訪問諸如現(xiàn)場可編程門陣列(FPGA)、專用集成電路(ASIC)或相當(dāng)?shù)募铀倨鞯挠布铀倨鳌3埱罂捎糜谟布铀偬摂M化,其中硬件加速模塊同時加載對第一加速器應(yīng)用的請求的數(shù)據(jù)的一部分和對第二加速器應(yīng)用的另一請求的數(shù)據(jù)的一部分并且同時處理兩個部分的數(shù)據(jù)。直接位于設(shè)備驅(qū)動器層上,協(xié)同監(jiān)管器可以通過直接存儲器訪問(DMA)上下文切換來安排同時對硬件加速器的訪問請求的部分。