• 
    

    
    

      99热精品在线国产_美女午夜性视频免费_国产精品国产高清国产av_av欧美777_自拍偷自拍亚洲精品老妇_亚洲熟女精品中文字幕_www日本黄色视频网_国产精品野战在线观看

      ?

      面向宇航應(yīng)用的高性能多核處理器S698PM芯片的設(shè)計(jì)

      2016-07-21 04:54:31蔣曉華唐芳福龔永紅顏志宇黃小虎
      航天控制 2016年4期
      關(guān)鍵詞:外設(shè)宇航存儲(chǔ)器

      顏 軍 蔣曉華 唐芳福 龔永紅 顏志宇 黃小虎

      珠海歐比特控制工程股份有限公司,珠海 519080

      ?

      面向宇航應(yīng)用的高性能多核處理器S698PM芯片的設(shè)計(jì)

      顏 軍 蔣曉華 唐芳福 龔永紅 顏志宇 黃小虎

      珠海歐比特控制工程股份有限公司,珠海 519080

      綜述了面向宇航應(yīng)用的SPARC架構(gòu)嵌入式處理器芯片的發(fā)展歷程及技術(shù)產(chǎn)品,介紹了新一代SPARC架構(gòu)多核處理器SOC芯片(S698PM芯片)的設(shè)計(jì),闡述了其在性能優(yōu)化和可靠性優(yōu)化方面的設(shè)計(jì)方法。S698PM芯片架構(gòu)采用SMP對(duì)稱多處理架構(gòu),配置四核高性能SPARC V8處理器,具備二級(jí)緩存控制,數(shù)據(jù)吞吐能力大;芯片具備豐富的片上外設(shè)及宇航總線接口;支持多款嵌入式實(shí)時(shí)操作系統(tǒng)(EOS)。 關(guān)鍵詞 SPARC V8 處理器;四核SOC處理器;RISC處理器;SMP對(duì)稱多處理架構(gòu);宇航抗輻照芯片;檢錯(cuò)糾錯(cuò)(EDAC);三模冗余(TMR);總劑量(TID);單粒子翻轉(zhuǎn)(SEU);單粒子栓鎖(SEL)

      現(xiàn)代宇航的飛速發(fā)展,對(duì)航電系統(tǒng)、控制系統(tǒng)、星載計(jì)算機(jī)、空間站計(jì)算機(jī)、箭載計(jì)算機(jī)以及彈載計(jì)算機(jī)等關(guān)鍵電子系統(tǒng)的處理性能、可靠性、功耗和體積等方面提出了越來(lái)越高的要求,采用片上系統(tǒng)集成技術(shù)實(shí)現(xiàn)多個(gè)核心元器件或核心部件的集成設(shè)計(jì)成為宇航工程的關(guān)鍵技術(shù)手段,也是確保型號(hào)成功的關(guān)鍵因素[1]。

      因行業(yè)的特殊性,以及宇航器件出口許可的敏感性及復(fù)雜規(guī)定,各航天大國(guó)對(duì)宇航核心器件及部件的國(guó)產(chǎn)化率及自主可控尤其注重。綜觀歐美及中國(guó)航天對(duì)于嵌入式處理器的應(yīng)用發(fā)展,基本是圍繞SPARC架構(gòu)的RISC處理器來(lái)架構(gòu)其核心電子系統(tǒng)及計(jì)算機(jī)系統(tǒng)。

      1 SPARC宇航處理器的發(fā)展

      歐空局(ESA)1992年采用SPARC 處理器作為其新一代的宇航處理器架構(gòu),并推出了第一款基于SPARC V7指令集的套片ERC32[2],1998年ESA又推出了整合ERC32套片之后的單片TSC695[3]。2002年Leon2[4]核發(fā)布;同年ATMEL公司基于LEON2核設(shè)計(jì)生產(chǎn)了高可靠宇航級(jí)芯片AT697[5]。2004年LEON3核由Gaisler公司發(fā)布。產(chǎn)品方面,瑞典AeroflexGaisler公司基于LEON3核開發(fā)了以GR712RC[6]為代表的宇航芯片。2010年,瑞典AeroflexGaisler公司公布了比LEON3核具有更高性能、更高集成度的LEON4核的設(shè)計(jì)思路[7]。LEON4核擬采用先進(jìn)的“Non-blocking”流水線技術(shù)、指令流緩存器技術(shù),具有帶指令FIFO的浮點(diǎn)控制器,帶DMA功能的緩存器控制器,128位處理器交互總線以及整型處理和浮點(diǎn)處理并行的雙流水線指令執(zhí)行系統(tǒng)[8]。LEON4是目前SPARC V8處理器的最新版本。

      國(guó)內(nèi)方面,SPARC架構(gòu)嵌入式處理器和LEON核在2000年左右被引入,如今SPARC架構(gòu)嵌入式處理器已成為中國(guó)航天領(lǐng)域的主流處理器。2003年歐比特公司推出了第一款基于LEON2核的處理器S698[9],之后又于2010年推出了S698-T[10]。2011年推出了基于LEON3核的四核處理器S698P4[11],2013年[12]歐比特公司自主研制了與LEON4核完全兼容的具有抗幅照性能的多核處理器S698PM成功流片,該芯片是世界上第一款兼容LEON4核的SOC芯片,除具有LEON4核所有的優(yōu)點(diǎn)外,還集成了豐富的片內(nèi)外設(shè)。另外,北京航天自動(dòng)控制研究所基于LEON2核設(shè)計(jì)了PLC型箭載芯片[13],北京微電子技術(shù)研究所基于LEON2核設(shè)計(jì)了BM3803宇航芯片[14],北京控制工程研究所基于LEON3核設(shè)計(jì)了SOC2008[15]和SOC2012[16]宇航芯片。

      2 S698PM芯片的主要優(yōu)勢(shì)

      S698PM[17]芯片采用國(guó)際先進(jìn)LEON4內(nèi)核,具有以下特征:

      1)高性能:采用對(duì)稱多處理器(SMP)架構(gòu),內(nèi)部集成4個(gè)同構(gòu)的高性能處理器核心,核心與核心、核心與外設(shè)之間均通過(guò)特定的片內(nèi)總線進(jìn)行互聯(lián),以實(shí)現(xiàn)高速的數(shù)據(jù)交換;

      2)高可靠:采用寬溫物理工藝進(jìn)行流片。采用三模冗余(TMR)技術(shù)對(duì)內(nèi)部所有時(shí)序邏輯單元進(jìn)行了冗余加固,采用檢錯(cuò)糾錯(cuò)(EDAC)技術(shù)對(duì)內(nèi)部存儲(chǔ)器和外部存儲(chǔ)器接口進(jìn)行了檢錯(cuò)糾錯(cuò)加固的抗輻照加固設(shè)計(jì);

      3)高集成度:片內(nèi)集成了豐富的片上外設(shè),包括GPIO、UART、定時(shí)器、中斷控制器、調(diào)試支持單元、存儲(chǔ)器控制器、1553B總線控制器、CAN總線控制器、以太網(wǎng)控制器、SpaceWire總線節(jié)點(diǎn)控制器、CCSDS遙控遙測(cè)控制器、USB2.0主控器、SPI主控器和I2C控制器等功能模塊;

      4)易使用:片內(nèi)集成在線調(diào)試支持單元(DSU),可以通過(guò)UART、以太網(wǎng)或JTAG等接口直接連接DSU來(lái)訪問(wèn)芯片的寄存器、存儲(chǔ)器和外設(shè),方便進(jìn)行軟、硬件調(diào)試和開發(fā)。另外芯片支持eCOS,VxWorks及Linux等嵌入式操作系統(tǒng),可方便地實(shí)現(xiàn)高性能多核并行處理系統(tǒng)的設(shè)計(jì)。

      圖1 S698PM芯片的結(jié)構(gòu)框圖

      3 性能優(yōu)化設(shè)計(jì)

      本節(jié)將從芯片的片上總線設(shè)計(jì)、二級(jí)緩存設(shè)計(jì)等方面入手,闡述S698PM芯片獲得高性能的設(shè)計(jì)方法和途徑。

      3.1 片上總線的設(shè)計(jì)

      第一款SPARC V8四核并行處理器SOC芯片S698-P4由于內(nèi)部4個(gè)處理器核心以及片內(nèi)高速外設(shè)都通過(guò)一條32位帶寬的AHB總線互聯(lián),結(jié)果造成了總線沖突和總線競(jìng)爭(zhēng)的現(xiàn)象頻發(fā),極大地限制了S698P4芯片處理性能的提高。因此在設(shè)計(jì)S698PM時(shí),對(duì)片內(nèi)總線進(jìn)行了重新設(shè)計(jì)(如圖2所示):

      1)4個(gè)處理器核心通過(guò)一條128位帶寬的AHB總線(簡(jiǎn)稱AHB128)進(jìn)行互聯(lián);

      2)采用一條32位帶寬的AHB總線(簡(jiǎn)稱AHB32)作為片內(nèi)高速外設(shè)的互聯(lián)總線;

      3)采用一條32位帶寬的APB總線(簡(jiǎn)稱APB32)作為片內(nèi)低速外設(shè)的互聯(lián)總線;

      4)AHB128,AHB32以及APB32均具有各自的總線控制器,控制和仲裁總線的訪問(wèn)操作;

      5)AHB128總線與AHB32總線間通過(guò)AHB128/AHB32橋接器交換數(shù)據(jù);

      6)AHB32總線與APB32總線間通過(guò)AHB32/APB32橋接器交換數(shù)據(jù)。

      圖2 S698PM芯片的片內(nèi)總線連接示意圖

      從圖2可以看出,AHB128總線的主設(shè)備為4個(gè)處理器核心,從設(shè)備為AHB128/AHB32橋接器。AHB32總線的主設(shè)備為AHB128/AHB32橋接器,從設(shè)備為AHB32/APB32橋接器以及各片內(nèi)高速外設(shè)(如以太網(wǎng)控制器、SpaceWire總線節(jié)點(diǎn)控制器和JTAG控制器等)。APB32總線的主設(shè)備為AHB32/APB32橋接器,從設(shè)備為各片內(nèi)低速外設(shè)(如GPIO、UART、中斷控制器和SPI主控器等)。采用上述設(shè)計(jì)方法提高了數(shù)據(jù)吞吐效率,從而提高了芯片的整體處理能力。

      3.2 二級(jí)緩存設(shè)計(jì)

      由于S698-P4處理器核心的一級(jí)緩存容量有限,使得處理器在計(jì)算過(guò)程中需要頻繁地訪問(wèn)外部存儲(chǔ)器,從而導(dǎo)致整個(gè)芯片的效率較低。為了規(guī)避此類問(wèn)題,在S698PM芯片中加入了512KB的二級(jí)緩存(L2 Cache)。二級(jí)緩存位于外部存儲(chǔ)器控制器與CPU互聯(lián)總線AHB128之間(如圖3所示)。AHB128總線是二級(jí)緩存的主機(jī),二級(jí)緩存是外存儲(chǔ)器控制器的主機(jī)。這種設(shè)計(jì)提高了處理器核心訪問(wèn)外部存儲(chǔ)器的效率,進(jìn)而提高了處理器的性能。S698PM芯片二級(jí)緩存的用戶可用容量為512KB,但由于二級(jí)緩存需要支持EDAC功能,故其物理容量為512KB+128KB,其中128KB為EDAC校驗(yàn)碼存放區(qū),其對(duì)用戶透明。

      圖3 S698PM L2 Cache的位置及連接關(guān)系示意圖

      由于引入了二級(jí)緩存,S698PM芯片處理器核心對(duì)存儲(chǔ)器的訪問(wèn)將有所不同,下面就以讀數(shù)操作為例,描述處理器核心發(fā)起的讀存儲(chǔ)器數(shù)據(jù)的過(guò)程(如圖4所示),寫數(shù)操作與此類似,在此不做贅述。

      圖4 S698PM芯片二級(jí)Cache操作流程圖

      4 可靠性優(yōu)化設(shè)計(jì)

      S698PM芯片的目標(biāo)應(yīng)用領(lǐng)域是航空航天電子系統(tǒng),因此要求S698PM芯片除了具有軍用集成電路的可靠性指標(biāo)外,還要具有一定的抗輻照能力,本節(jié)主要對(duì)S698PM芯片抗輻照加固設(shè)計(jì)進(jìn)行闡述。

      4.1 時(shí)序邏輯的抗輻照加固設(shè)計(jì)

      在太空環(huán)境中,集成電路中的時(shí)序邏輯電路(主要指各類型的觸發(fā)器Flip-Flop)可能受到高能粒子或射線的沖擊,導(dǎo)致狀態(tài)翻轉(zhuǎn),進(jìn)而可能引起系統(tǒng)的誤操作,造成嚴(yán)重后果,因此,需要對(duì)集成電路中的時(shí)序邏輯電路進(jìn)行抗輻照加固設(shè)計(jì)[18]。另外,集成電路中的組合邏輯電路不具有狀態(tài)記憶或狀態(tài)保持功能,即使發(fā)生瞬間翻轉(zhuǎn),也會(huì)瞬時(shí)被輸入狀態(tài)刷新恢復(fù),不會(huì)傳遞到下一級(jí)電路,即不會(huì)引起錯(cuò)誤的傳遞,因此,不考慮對(duì)此類型電路進(jìn)行抗輻照加固。

      采用“三模冗余”(即TMR)[19]的方法對(duì)S698PM芯片中的時(shí)序各類型觸發(fā)器進(jìn)行加固,其原理如圖5所示,而基本思路就是用電路b替換電路a(即用“3個(gè)同類型的觸發(fā)器+3取2表決電路”替換1個(gè)原來(lái)的觸發(fā)器),達(dá)到加固效果。從電路功能層面分析,電路a和電路b的真值表是等同的,故可以用電路b替換電路a。

      對(duì)于電路a來(lái)說(shuō),如果在某一時(shí)刻,觸發(fā)器被強(qiáng)射線擊中,致使其輸出Y發(fā)生錯(cuò)誤翻轉(zhuǎn),而且該錯(cuò)誤翻轉(zhuǎn)狀態(tài)至少會(huì)保持1個(gè)時(shí)鐘周期,并且此錯(cuò)誤翻轉(zhuǎn)還會(huì)傳遞到下一級(jí)電路,引起不可預(yù)計(jì)的后果。

      在圖5中,電路c為“3選2表決電路”,其邏輯表達(dá)式如式(1):

      Y=Y1*Y2+Y2*Y3+Y1*Y3

      (1)

      電路c是一個(gè)純粹的組合邏輯電路,其包含4個(gè)標(biāo)準(zhǔn)單元(Standard Cell),即3個(gè)二輸入與邏輯單元和1個(gè)三輸入或邏輯單元。但在S698PM芯片中,為了減少“3選2表決電路”帶來(lái)附加延時(shí),設(shè)計(jì)了另外一款“3選2表決電路”(如圖6所示),該電路由2個(gè)標(biāo)準(zhǔn)單元AOI2X3以及OAI2X3組成,其中AOI2X3邏輯表達(dá)式如式(2)所示,OAI2X3邏輯表達(dá)式如式(3):

      D=A*B+C

      (2)

      D=(A+B)*C

      (3)

      根據(jù)圖6所示的連接關(guān)系以及式(2)和(3)的邏輯關(guān)系,可以得出S698PM芯片的“3選2表決電路”的邏輯表達(dá)式,具體如式(4):

      Y=Y1*Y2+Y2*Y3+Y1*Y3

      (4)

      圖5 觸發(fā)器三模冗余加固原理示意圖

      圖6 S698PM“3選2表決電路”原理示意圖

      顯而易見,式(4)與(1)完全一致,這說(shuō)明圖6所示的“3選2表決電路”與圖5所示的“3選2表決電路”功能完全相同,但是前者只包含2個(gè)標(biāo)準(zhǔn)單元,布局布線后其電路面積、功耗以及延時(shí)等性能均優(yōu)于后者。

      4.2 存儲(chǔ)器的抗輻照加固設(shè)計(jì)

      在太空環(huán)境中,電子系統(tǒng)的存儲(chǔ)器(如數(shù)據(jù)存儲(chǔ)器RAM、程序存儲(chǔ)器ROM以及片上緩存Cache等)中的存數(shù)單元(bit)也可能被高能粒子或射線打翻,發(fā)生單粒子翻轉(zhuǎn)(SEU)事故。為了規(guī)避此類事故,需對(duì)系統(tǒng)的存儲(chǔ)器的抗輻照加固。

      S698PM芯片采用了檢錯(cuò)糾錯(cuò)(EDAC)的方法來(lái)實(shí)現(xiàn)對(duì)片內(nèi)存儲(chǔ)器(如一級(jí)緩存、二級(jí)緩存等)以及外部存儲(chǔ)器的抗輻照加固,其基本思路是:

      1)在原存儲(chǔ)器主機(jī)(如一級(jí)緩存控制器、二級(jí)緩存控制器、外部存儲(chǔ)器控制器等)的后一級(jí)增加EDAC模塊,使得系統(tǒng)具有自動(dòng)產(chǎn)生校驗(yàn)碼、自動(dòng)檢錯(cuò)、自動(dòng)糾錯(cuò)和自動(dòng)報(bào)告錯(cuò)誤狀態(tài)等功能;

      2)對(duì)存儲(chǔ)器進(jìn)行擴(kuò)展,在原有數(shù)據(jù)存儲(chǔ)器基礎(chǔ)上增加校驗(yàn)碼存儲(chǔ)器,校驗(yàn)碼存儲(chǔ)器與原有數(shù)據(jù)存儲(chǔ)器共用地址、讀有效、寫有效以及片選信號(hào),而且二者的存儲(chǔ)器類型、操作時(shí)序以及地址深度需保持一致。

      S698PM芯片對(duì)存儲(chǔ)器的抗輻照加固設(shè)計(jì)的目標(biāo)是“糾一檢二”,即若“數(shù)據(jù)+校驗(yàn)碼”發(fā)生一位錯(cuò)誤,S698PM芯片將自動(dòng)進(jìn)行糾正;若“數(shù)據(jù)段+校驗(yàn)碼段”發(fā)生兩位或兩位以上的錯(cuò)誤,S698PM芯片將無(wú)法對(duì)其進(jìn)行糾正,但要將錯(cuò)誤狀態(tài)以及該錯(cuò)誤發(fā)生的地址報(bào)告給處理器核心。

      圖7 S698PM存儲(chǔ)器檢錯(cuò)糾錯(cuò)設(shè)計(jì)原理示意圖

      由圖7可知,S698PM芯片中存儲(chǔ)器檢錯(cuò)糾錯(cuò)模塊(簡(jiǎn)稱EDAC模塊)上包含“校驗(yàn)碼生成”和“檢錯(cuò)糾錯(cuò)”2個(gè)子模塊,二者采用的算法都是漢明碼(Hamming Code)算法。

      5 結(jié)束語(yǔ)

      綜上所述,S698PM是一款高可靠、高性能和高集成度的SPARC V8 SMP架構(gòu)多核SOC芯片,其片上外設(shè)資源豐富,支持嵌入式操作系統(tǒng),包括:VxWorks,Linux,RTEMS,eCos等,可廣泛應(yīng)用于航空、航天領(lǐng)域,特別適合于需兼顧大量運(yùn)算和復(fù)雜控制的宇航電子系統(tǒng)。測(cè)試結(jié)果表明當(dāng)主頻配置到500MHz時(shí),芯片峰值處理能力(扣除系統(tǒng)開銷因素)可達(dá)1652 DMIPS/1015MFLOPS。在可靠性設(shè)計(jì)方面,其總劑量(TID) 優(yōu)于300Krad(Si),單粒子翻轉(zhuǎn)(SEU)優(yōu)于1E-5錯(cuò)誤/器件/天,單粒子栓鎖(SEL)優(yōu)于99.8MeV.cm2/mg。因此,在核心宇航元器件的自主、可控、高性能國(guó)產(chǎn)化方面,S698PM處理器能夠?yàn)槲覈?guó)航空航天電子系統(tǒng)提供技術(shù)及產(chǎn)品保障。

      [1] 蔣彭龍,劉亮亮. 基于SOC的航天系統(tǒng)集成設(shè)計(jì)技術(shù)研究[J].現(xiàn)代防防御技術(shù),2013,41(1):42-46.(Jiang Penglong,Liu Liangliang. Development and Application of SOC Techn-ology in Aerospace Field[J]. Modern Defense Technology,2013, 41(1):42-46.)

      [2] J .Gaisler.LEON SPARC Processor The past, present and future[Z]. Gaisler Research,2010.

      [3] TSC695F SPAR 32-bit Space Processor User Manual[Z]. Atmel Corporation,Dec,2003.

      [4] LEON2 Processor User′s Manual[Z]. Gaisler Research, July 2005.

      [5] Rad-Hard 32 bit SPARC V8 Processor AT697E User Manual[Z]. Atmel Corporation,Sep,2006.

      [6] GR712RC Dual-Core LEON3FT SPARC V8 Processor User′s Manual. Aeroflex Gaisler AB, Feb 2013.

      [7] J.Andersson, J.Gaisler , R.Weigand. Next Generation Multipurpose Microprocessor[J]. Proceedings of Dasia Data Systems in Aerospace, 2010,682:30-33.

      [8] Quad Core LEON4 SPARC V8 Processor LEON4-N2X Data Sheet and User′s Manual[Z]. Aeroflex Gaisler AB, May 2013.

      [9] 顏軍. SPARC 嵌入式系統(tǒng)設(shè)計(jì)與開發(fā)-S698系列處理器實(shí)用教程[M].中國(guó)標(biāo)準(zhǔn)出版社, 2013.(Yan Jun.SPARC Design and Development of Embedded System[M].China Standards Press,2013.)

      [10] S698-T用戶手冊(cè)[Z]. 珠海歐比特控制工程股份有限公司,2013.(S698-T User Manual,2013).

      [11] 顏軍,梁寶玉,等. 多核處理器S698P-SOC的數(shù)據(jù)一致性[J].航天控制, 2008, 26(5): 82-86.(Yan Jun,Liang Baoyu,et al. Data Consistency of 698P-SOC[J].Aerospace Control,2008,26(5):82-86.)

      [12] 國(guó)內(nèi)首款抗輻射型高性能32位四核并行處理器問(wèn)市[J].電子產(chǎn)品世界,2013,(12):76.(Rad-hard and High-performance 4-core CPU Release[J].Electronic Engineering&Procuct World,2013,(12):76.)

      [13] 宋征宇,劉亮亮.基于硬解題的PLC設(shè)計(jì)及其在測(cè)發(fā)控系統(tǒng)中的應(yīng)用[J].航天控制, 2012, 30(5):78-82.( Song Zhengyu, Liu Liangliang. The Design of PLC Based on Hardware Logic Solver and Its Application in Test and Launch ControlSystem[J].Aerospace Control,2012,30(5):78-82.)

      [14] BM3803MG 32位空間處理器用戶手冊(cè)[Z]. 北京微電子技術(shù)研究所,2010.(BM3803MG User Manual[Z],2010.)

      [15] Liu H, Hua G, Zhang S,et al.Design and Verification of SOC2008 Processor Based on SPARC V8 Architechture For Sparc Applications[J].Electron Devices & Solid-state Circuits, International Conference ofs,2011:1-2.

      [16] 北京控制工程研究所推出SoC2012芯片[J].軍民兩用技術(shù)與產(chǎn)品,2013, (12):21-21.(Beijing Institute of Control Engineering Release SoC2012 Chip[J].Dual Use Technologies&Products,2013,(12):21-21.)

      [17] S698PM用戶手冊(cè)[Z]. 珠海歐比特控制工程股份有限公司,2016.

      [18] 羅雁橫,張瑞君.空間輻射環(huán)境與光器件抗輻射加固技術(shù)進(jìn)展[J].電子與封裝,2009, 9(8):43-47.(Luo Yanheng, Zhang Ruijun.Space Radiation Environment and Resist-Radiation Hardening Technology Progress of Optical Devices[J]. Electronics and Packaging,2009,9(8):43-47.)

      [19] 崔媛媛,張洵穎,肖建青. TMR故障注入與驗(yàn)證方法研究與實(shí)現(xiàn)[J]. 計(jì)算機(jī)測(cè)量與控制,2014,1(13):13-15(Cui Yuanyuan, Zhang Xunying,Xiao Jianqing.Research and Implementation of Fault Injection in TMR and Verification Technique[J]. Computer Measurement& Control,2014,1(13):13-15.)

      Design of High-performance Multi-core S698PM for Space Applications

      Yan Jun,Jiang Xiaohua,Tang Fangfu,Gong Yonghong, Yan Zhiyu, Huang Xiaohu

      Zhuhai Orbita Control Engineering Co.,Ltd., Zhuhai 519080, China

      ThedevelopmentofSPARCarchitectureembeddedprocessorsforaerospaceapplicationsissummarized.Thedesignofanewgenerationofhighperformanceandradiation-hardenedSPARCmulti-coreprocessorSOCchip(S698PM)ispresentedwiththedescriptionofthedesigntechniquesofSOCperformanceandreliabilityoptimization.TheS698PMprocessorisdesignedinSMPsymmetricmultiprocessorarchitecturewithquad-corehighperformanceV8 SPARCprocessorsrunningona128-bithighspeedbus.Itisconfiguredwithtwo-levelcachemechanismwhichenablestheprocessortoachieveamuchhigherdatathroughputcapacity.TheS698PMprocessorhasfeaturesofsuperiorreliabilitydesignandavarietyofembeddedreal-timeoperatingsystems(EOS)isfullysupported.Duetoarichsetofon-chipperipheralsandextensiveaerospacebusinterfacesdesigned,theS698PMprocessorisaidealdesignforaerospaceorientedapplications.

      SPARC V8;Quad-coreSoC;RISC; SMParchitecture;Rad-hardenedprocessor; EDAC;TMR; SEU;TID; SEL

      2016-06-23

      顏 軍(1962-),男,山東人,博士,主要研究方向?yàn)橹悄芸刂?、模糊控制、高可靠嵌入式控制器及SOC芯片的設(shè)計(jì)及產(chǎn)業(yè)化;蔣曉華(1978-),男,湖南人,碩士,高級(jí)工程師,主要研究方向?yàn)橛?jì)算機(jī)智能控制、多核架構(gòu)芯片設(shè)計(jì);唐芳福(1978-),男,湖南人,工程師,主要研究方向?yàn)橄到y(tǒng)集成設(shè)計(jì)、高可靠SOC設(shè)計(jì);龔永紅(1977-),男,湖北人,工程師,主要研究方向?yàn)榍度胧讲僮飨到y(tǒng);顏志宇(1984-),男,山東人,工程師,主要研究方向?yàn)槎嗪诵酒瑧?yīng)用;黃小虎(1967-),男,山東人,工程師,主要研究方向?yàn)槎嗪诵酒瑧?yīng)用。

      TP332

      A

      1006-3242(2016)04-0089-06

      猜你喜歡
      外設(shè)宇航存儲(chǔ)器
      靜態(tài)隨機(jī)存儲(chǔ)器在軌自檢算法
      我的宇航夢(mèng)
      我的宇航夢(mèng)
      我的宇航夢(mèng)
      存儲(chǔ)器——安格爾(墨西哥)▲
      基于Nand Flash的高速存儲(chǔ)器結(jié)構(gòu)設(shè)計(jì)
      Microchip推出具備雙ADC外設(shè)的全新器件,擴(kuò)展其低成本8位PIC?單片機(jī)產(chǎn)品線
      猜猜這是誰(shuí)(三)
      貼身呵護(hù) 必不可少的PSP外設(shè)
      外設(shè)天地行情
      万宁市| 虹口区| 泗水县| 宣化县| 德兴市| 喜德县| 龙海市| 海晏县| 孟连| 开封县| 丹巴县| 曲水县| 盐城市| 石渠县| 壤塘县| 商南县| 宽甸| 手游| 化德县| 泽州县| 额尔古纳市| 古交市| 图们市| 砀山县| 柳江县| 新晃| 宾川县| 綦江县| 浦城县| 兰考县| 平湖市| 长武县| 绥滨县| 武清区| 潮州市| 石景山区| 修文县| 神农架林区| 乐安县| 越西县| 安仁县|