基于現(xiàn)場可編程門陣列的硬件加速器器件和嵌入式FPGA(eFPGA)領(lǐng)域內(nèi)的企業(yè)Achronix半導(dǎo)體公司宣布:與專注于下一代無線通信加速的半導(dǎo)體知識產(chǎn)權(quán)企業(yè)AccelerComm有限公司達成合作。AccelerComm專利申請中的極化碼(Polar Code)已經(jīng)被移植到Achronix的FPGA產(chǎn)品組合中,從而支持客戶實現(xiàn)更快速的產(chǎn)品上市,并為使用New Radio新無線的5G增強移動寬帶(eMBB)技術(shù)方案提供客制化服務(wù)。AccelerComm的IP已經(jīng)被集成到ACE設(shè)計工具中,以用于Achronix的SpeedcoreTM 嵌入式FPGA(eFPGA)技術(shù)。
極性前向糾錯(Forward Error Correction,F(xiàn)EC)碼被用于高性能5G系統(tǒng)中的控制通道。AccelerComm的極化碼解決方案基于一種獨特的存儲架構(gòu),可在正確的時間將正確的信息傳送給正確的處理單元,從而改善硬件效率、功率效率和延遲性。隨著這款I(lǐng)P適用于Achronix Speedcore eFPGA陣列結(jié)構(gòu),可實現(xiàn)比其它可選的、基于軟件的方法更低的功耗和更高的吞吐量。在搭載了eFPGA的特定用途集成電路或系統(tǒng)級芯片中實例化極化碼IP,可使集成化解決方案具有最小的通信延遲和最低的功耗。
Achronix和AccelerComm將繼續(xù)為未來的5G版本開發(fā)解決方案?!?G標準需要創(chuàng)新性的開發(fā)活動,特別是需要開發(fā)超可靠、低延遲通信和大規(guī)模機器類通信所需的新特性?!盇ccelerComm董事長兼代理首席執(zhí)行官Tom Cronk評論道?!?G Release 16規(guī)范中的這些新元素要求面向新出現(xiàn)的波形和新編碼進行創(chuàng)新。AccelerComm在IP工程中的卓越表現(xiàn)加上Achronix靈活的硬件加速產(chǎn)品組合,可為客戶提供一種強大的手段來支持永不過時的通信基礎(chǔ)設(shè)施部署?!?/p>