黃軍友 呂 強(qiáng) 李煥玲
摘要:提出基于ADSP—TS101的信號處理系統(tǒng),引入信號完整性分析,通過對敷?;旌喜糠?,高密度(HD)電路及系統(tǒng)時鐘的設(shè)計,從布局、布線等方面研究了高速數(shù)字電路硬件設(shè)計的幾個關(guān)鍵技術(shù),較好地解決了系統(tǒng)中主處理器在較高工作頻率下穩(wěn)定工作的問題,提菏了系統(tǒng)性能。通過仿真結(jié)果基本達(dá)到設(shè)計要求。
現(xiàn)代電子技術(shù)2009年9期
1《師道·教研》2024年10期
2《思維與智慧·上半月》2024年11期
3《現(xiàn)代工業(yè)經(jīng)濟(jì)和信息化》2024年2期
4《微型小說月報》2024年10期
5《工業(yè)微生物》2024年1期
6《雪蓮》2024年9期
7《世界博覽》2024年21期
8《中小企業(yè)管理與科技》2024年6期
9《現(xiàn)代食品》2024年4期
10《衛(wèi)生職業(yè)教育》2024年10期
關(guān)于參考網(wǎng)