信息報道
世界知名音頻和多媒體技術(shù)研究機構(gòu)Fraunhofer集成電路研究所(IIS)在2012年移動世界大會上將首次展示擴展型HE-AAC,這是MPEG AAC系列的最新升級產(chǎn)品。擴展型HE-AAC以低至8kbit/s、甚至更低的數(shù)據(jù)傳送速度,顯著地改善音樂以及語音的音質(zhì),并可與HE-AAC流兼容。
擴展型HE-AAC結(jié)合了現(xiàn)有語音和音樂編解碼器的優(yōu)勢。通過給HE-AACv2音頻編解碼器增加新的編碼工具包,擴展型HE-AAC的性能優(yōu)于語音專用編碼器以及通用音頻編碼方案,并能彌補兩者之間的差距,為所有信號類型提供始終如一的高品質(zhì)音頻。因此,擴展型HE-AAC可以改善目前低比特率服務(wù)的質(zhì)量,或者可以使更多的聲道以特定的比特率傳輸。
ISO MPEG于2008年發(fā)起了這個標準化活動,即號召統(tǒng)一已經(jīng)發(fā)布的語音和音頻編碼技術(shù)。在隨后的幾年中,F(xiàn)raunhofer IIS一直是這個標準化進程的主要推動者之一。如今,F(xiàn)raunhofer IIS即將在移動世界大會上首次展示新一代AAC產(chǎn)品。
(本刊通訊員)
國際領(lǐng)先的IC設(shè)計公司及一站式服務(wù)供應(yīng)商——燦芯半導(dǎo)體(上海)有限公司與中芯國際集成電路制造有限公司及ARM今日聯(lián)合宣布,采用中芯國際40nm低漏電工藝的ARM?Cortex?-A9 MPCore?雙核測試芯片首次成功流片。
該測試芯片基于ARM Cortex-A9雙核處理器設(shè)計,采用了中芯國際的40nm低漏電工藝。處理器使用了一個集32K I-Cache 和 32K D-Cache,128 TLB entries,NEON?技術(shù)以及包括調(diào)試和追蹤技術(shù)的CoreSight? 設(shè)計套件。除高速標準單元庫,該測試芯片還采用高速定制存儲器和單元庫以提高性能。設(shè)計規(guī)則檢測之簽核流程(sign-off)結(jié)果已達到900MHz(WC),預(yù)計2012年第二季度流片結(jié)束后,實測結(jié)果將達到1.0GHz。
(本刊通訊員)
功率、安全性、可靠性和性能差異化半導(dǎo)體解決方案的領(lǐng)先供貨商美高森美公司和TRINAMIC今天共同宣布,新款馬達控制套件已經(jīng)上市,可協(xié)助設(shè)計人員降低產(chǎn)品開發(fā)成本并加速產(chǎn)品上市時間。這套解決方案包括Microsemi的SmartFusion?評估套件和TRINAMIC的馬達控制子板(daughter board)套件。
Microsemi獲獎的SmartFusion可定制化系統(tǒng)單芯片(cSoC)結(jié)合了三個成功編譯復(fù)雜馬達控制算法的重要特性:嵌入式微控制器、可編程模擬模塊和現(xiàn)場可編程門陣列(FPGA)。這樣的整合方式可提供一個理想平臺,以分隔軟件和硬件架構(gòu)需求。
SmartFusion的嵌入式ARM Cortex?-M3微控制器可作為系統(tǒng)層任務(wù)管理、算法執(zhí)行和系統(tǒng)連接性之用。板上可編程模擬模塊提供電壓、電流和溫度監(jiān)控的完整感知與控制功能。閃存式FPGA邏輯用來執(zhí)行硬件加速與數(shù)學協(xié)同處理。此外,運算/周期密集的算法程序可在FPGA內(nèi)由硬件實現(xiàn),能夠非??焖?、有效地執(zhí)行。
(本刊通訊員)
LED照明已經(jīng)發(fā)展成為最有前景的解決方案,能夠替代如熒光燈和白熾燈等普通光源。然而,設(shè)計人員在最高20W的住宅和商業(yè)LED照明(包括燈泡、下射燈(GU10/E17, E26/27, PAR30/38)以及管/棒燈)應(yīng)用方面面臨著一些障礙。由于調(diào)光器兼容性的原因,在普通TRIAC調(diào)光器結(jié)構(gòu)中實現(xiàn)LED調(diào)光能力會有相當?shù)睦щy。此外,小空間尺寸仍然是一項考慮因素。
為幫助設(shè)計人員解決這些問題,飛兆半導(dǎo)體公司(Fairchild Semiconductor)開發(fā)出帶有功率因數(shù)校正(PFC)、TRIAC和模擬調(diào)光能力的FL7730單級初級端調(diào)節(jié)(PSR)控制器,以及用于非調(diào)光應(yīng)用的FL7732控制器。
FL7730是用于單級反激拓撲應(yīng)用的有源PFC控制器,支持TRIAC調(diào)光和模擬調(diào)光,并通過使用飛兆半導(dǎo)體獨特的模擬感測技術(shù),可在從0至100%光輸出的整個范圍內(nèi)實現(xiàn)無閃爍的TRIAC調(diào)光控制。
FL7730和FL7732結(jié)合了初級端調(diào)節(jié)和單級PFC拓撲,以期最大限度地減少總體材料清單(BOM)數(shù)目,比如輸入電解電容和反饋電路,從而實現(xiàn)更加緊湊、壽命更長以及系統(tǒng)成本更低的設(shè)計。
為了提升功率因數(shù)和降低總諧波失真(THD),這兩款器件均具有恒定導(dǎo)通時間控制功能,帶有一個內(nèi)部誤差放大器和低帶寬補償器。準確的恒流精度/控制(±5%)可以精確地調(diào)節(jié)輸出電流,并且不受輸入和輸出電壓影響,使得設(shè)計人員能夠?qū)崿F(xiàn)更高和更好的照明質(zhì)量。兩款器件的工作頻率正比于輸出電壓,以保證實現(xiàn)具有最佳功率因數(shù)/THD的DCM運作以及更簡單的設(shè)計。
優(yōu)異功率因數(shù)(PF)的實現(xiàn)(>0.9)和較低的總諧波失真(Class C)以及FL7730 高達85%的效率和FL7732 在非調(diào)光應(yīng)用中高于85%的效率,使得兩款器件能夠滿足全球范圍最嚴苛的法規(guī)要求。
飛兆半導(dǎo)體為大(>50W)、中(20W~50W)、小(<20W)功率范圍LED驅(qū)動應(yīng)用提供完整的解決方案系列。我們的高集成度PWM和PFC控制器解決方案可以降低總體材料清單(BOM)數(shù)目以實現(xiàn)更小尺寸的燈具設(shè)計,簡化產(chǎn)品設(shè)計,同時提高整體照明的效率。
飛兆半導(dǎo)體產(chǎn)品系列范圍廣泛,從分立元器件到包含PFC控制器、高壓柵極驅(qū)動器和MOSFET的集成式解決方案。飛兆半導(dǎo)體致力于推動節(jié)約能源和滿足最嚴苛的能效法規(guī)要求,開發(fā)出一系列創(chuàng)新產(chǎn)品,能夠最大限度地提升性能,同時減少電路板空間,降低設(shè)計復(fù)雜性和系統(tǒng)成本。而且,飛兆半導(dǎo)體擁有由在線支持工具、現(xiàn)場應(yīng)用工程師及多個配備功率工程師的區(qū)域中心組成的全球功率資源中心(Global Power ResourceSM Center),建立客戶產(chǎn)品設(shè)計技術(shù)支持的行業(yè)典范。
(本刊通訊員)
Avago Technologies是一家為通信、工業(yè)和消費應(yīng)用領(lǐng)域提供模擬接口零部件的領(lǐng)先級供應(yīng)商,近日宣布推出可以提高數(shù)據(jù)中心交換效率和帶寬的光纖模塊方案。新推出的可插拔平行光學QSFP+ eSR4收發(fā)器為業(yè)內(nèi)第一個可以解決40G和10G以太網(wǎng)應(yīng)用問題的模塊產(chǎn)品,連接距離經(jīng)證實可達400m,為數(shù)據(jù)中心運營業(yè)者提供利用現(xiàn)有10G連線基礎(chǔ)設(shè)施升級到40G的高靈活度,大幅度節(jié)省成本性支出。Avago的QSFP+ eSR4模塊在每向集成4個10G通道提升單一線路卡帶寬超過三倍以上,功耗則只有單一通道SFP+模塊的一半以下。
隨著服務(wù)器虛擬化和云計算的發(fā)展,加上網(wǎng)絡(luò)集成的趨勢,帶來了速度更快且效率更高的數(shù)據(jù)中心網(wǎng)絡(luò)的更大需求,目前10G交換器由每片線路卡48個10G通道組成,主要受限于SFP+外型規(guī)格。要滿足更高帶寬需求,客戶可以使用Avago的QSFP+ eSR4模塊開發(fā)出每片線路卡高達44個QSFP+連接端口的柜頂(Top-of-Rack)、刀鋒和模塊交換器,帶來采用QSFP+高達176個10G通道的產(chǎn)品,大幅度超越現(xiàn)有的48個SFP+通道。QSFP+ eSR4模塊可以應(yīng)用在高密度10G和40G聚合以太網(wǎng)應(yīng)用,提供連接不同層級交換器的更高靈活度,縮短延時,并通過每通道更低的功耗帶來更高的連接端口密度。
Avago也同時宣布提供10G SFP+連接互操作性的QSFP+ iSR4模塊產(chǎn)品進入批量生產(chǎn),使用OM3多模光纖(MultiMode Fiber,MMF)時連接距離可以達到100m,使用OM4 MMF時更可達150m。新推出的QSFP+ eSR4版本則進一步延伸OM3 MMF到300m,OM4 MMF到400m。Avago預(yù)計在今年夏天開始提供QSFP+ eSR4模塊樣品。
(本刊通訊員)
全球領(lǐng)先的半導(dǎo)體設(shè)計、驗證和制造軟件及知識產(chǎn)權(quán)(IP)供應(yīng)商新思科技有限公司日前宣布:即日起推出其用于臺灣積體電路制造股份有限公司(TSMC)28nm高性能(HP)和移動高性能(HPM)工藝技術(shù)的DesignWare?嵌入式存儲器和邏輯庫知識產(chǎn)權(quán)(IP)。Synopsys的DesignWare嵌入式存儲器和邏輯庫專為提供高性能、低漏電及動態(tài)功率而設(shè)計,使工程師們能夠優(yōu)化其整個系統(tǒng)級芯片(SoC)設(shè)計的速度與能效,這種平衡在移動應(yīng)用中至關(guān)重要。與DesignWare STAR Memory System?的嵌入式測試與修復(fù)技術(shù)相結(jié)合,Synopsys的嵌入式存儲器和標準元件庫為設(shè)計者提供了一個先進、全面的IP解決方案,可生成高性能、低功耗的28nm SoC,并降低了測試與制造成本。
新的DesignWare IP擴展了Synopsys豐富的、包括高速低功率存儲器和標準元件庫的產(chǎn)品組合,其發(fā)貨量已經(jīng)超過了十億片芯片,并可支持從180nm到28nm一系列代工廠與工藝。DesignWare 28nm邏輯庫利用多種閾值變量與柵極長度偏移組合,來為多樣化的SoC應(yīng)用提供最佳性能與功率消耗。這些邏輯庫提供多樣的、易于綜合的單元集及布線器友好的標準單元庫架構(gòu),它們專為基于最小的芯片面積和高制造良品率的數(shù)GHz級性能而設(shè)計。功率優(yōu)化包(POK)為設(shè)計師提供了先進的功率管理能力,它們由廣受歡迎的低功耗設(shè)計流程支持,包括關(guān)斷、多電壓和動態(tài)電壓頻率調(diào)整(DVFS)。
將高速度、高密度和超高密度組合在一起的DesignWare嵌入式存儲器,為設(shè)計師在其SoC中所用的每個存儲器實現(xiàn)性能、功率和面積的平衡帶來了靈活性。對于諸如移動設(shè)備等功率敏感應(yīng)用,所有的Synopsys 28nm存儲器都整合了源偏壓和多種功率管理模式,可明顯地減少漏電與動態(tài)功率消耗。Synopsys的超高密度兩端口靜態(tài)隨機存儲器(SRAM)和16Mb單端口SRAM編譯器,相比于標準的高密度存儲器可進一步降低面積尺寸和漏電高達40%,可使SoC開發(fā)者實現(xiàn)融合了高性能、小體積和極低功耗的差異化存儲器。
DesignWare STAR存儲器系統(tǒng)在與Synopsys的嵌入式存儲器集成后,可提供比傳統(tǒng)的附加式內(nèi)置自測試(BIST)和修復(fù)方案更小的面積和更快的時序收斂,同時還提供流片后調(diào)試和診斷性能。這縮短了設(shè)計時間、降低了測試成本并提高了制造良品率。
(本刊通訊員)
安捷倫科技公司日前宣布為電子行業(yè)提供器件建模及驗證的Accelicon Technologies軟件解決方案和技術(shù)現(xiàn)已成為安捷倫的一部分。兩家公司已于2011年12月1日宣布收購協(xié)議,此次交易的具體財務(wù)細節(jié)尚未透露。
由 Agilent EEsof EDA 主導(dǎo)的這項并購活動,可進一步加強安捷倫在半導(dǎo)體器件建模方面的領(lǐng)導(dǎo)地位。更高的頻率、更小的工藝技術(shù)以及新的材料和器件版圖需要更精確的工藝設(shè)計套件,因此,精確且經(jīng)驗證的器件模型對于縮短研發(fā)設(shè)計周期極為重要。作為軟件和模塊化解決方案部門,Agilent EEsof 不斷將業(yè)界領(lǐng)先的設(shè)計仿真與實際測量相結(jié)合,以提高通信系統(tǒng)開發(fā)工程師的設(shè)計效率。針對航空航天/國防和商用無線應(yīng)用進行通信系統(tǒng)設(shè)計時,這些改進的工具和制程可以應(yīng)對工程師面臨的日趨復(fù)雜的問題。
安捷倫最近從 Accelicon 收購的解決方案包括進行器件參數(shù)和模型生成的 MBP、用于器件模型驗證的 MQA 和包含版圖效應(yīng)的先進模型分析工具 AMA等產(chǎn)品。
Accelicon 公司由業(yè)界資深人士張錫盛博士于 2002 年創(chuàng)立,張博士與前 Accelicon CEO Tim K. Smith現(xiàn)已加入安捷倫。大多數(shù)前 Accelicon 員工都在北京工作,現(xiàn)已成為了安捷倫的員工。
(本刊通訊員)
由SEMI、ECS及中國高科技專家組共同舉辦的中國國際半導(dǎo)體技術(shù)大會(CSTIC 2012)于3月18—19日在上海舉辦。IBM公司院士諾貝爾獎得主Dr. Leo Esaki、三星研究院總裁Dr. Kinam Kim及比利時IMEC的總裁Dr. Luc Van den hove將做精彩的開幕演講。340多位講師將與1000名國內(nèi)外半導(dǎo)體產(chǎn)業(yè)界學術(shù)界人士共同探討國際最前沿的半導(dǎo)體工藝技術(shù)的發(fā)展趨勢。本次研討會將為提升中國半導(dǎo)體產(chǎn)業(yè)的技術(shù)水平,把國際最先進的術(shù)與理念引進中國起到積極的推動作用。
本屆大會共設(shè)10個技術(shù)分會,涉及大半導(dǎo)體的各個領(lǐng)域,包括前道光刻、薄膜、CMP等技術(shù)、后道封裝與測試以及MEMS制造等。大會共收到來自海內(nèi)外的技術(shù)投稿超過390篇,經(jīng)大會技術(shù)委員會評審后,共有300位來自國內(nèi)外的技術(shù)專家為大會帶來精彩的報告,70多位講師帶來技術(shù)展示海報,其中來自美國的講師占19%、歐洲10%、日本3%,中國的講師占58%。本屆大會的演講、與會人數(shù)都將創(chuàng)歷屆會議記錄。
在大會主席、IBM Waston研究中心林慶煌博士及來自全球的100位技術(shù)專家的大力支持下,本屆大會共邀請到了120多名全球頂級專家來到上海,為大會帶來的精彩的特邀報告,其中有來自IBM的Doris Bruce,Intel的Vivek Singh,Georgia Institute of Technology的Dennis W. Hess和Eric M. Vogel,University of Alberta的Ken Cadien, Uppsala University的Shili Zhang,ITRI的John Lau,Carnegie Mellon University的R. D. (Shawn) Blanton,CEA-LETI的Barbara De Salvo以及來自UC Berkeley的Liwei Lin。以及來自IBM、Intel、ASE、Samsung、Applied Materials、TEL、中芯國際等公司產(chǎn)業(yè)專家,和來自University of Tokyo,UC Berkeley、北京大學、清華大學、復(fù)旦大學等全球著名高校的知名學者。
本屆大會沿襲歷史,繼續(xù)由SEMI與ECS共同設(shè)立的優(yōu)秀學生與年輕工程師獎。
本屆大會同時得到了IEEE-EDS、美國材料研究協(xié)會(MRS)中國電子材料行業(yè)協(xié)會、 中國化學會電化學專業(yè)委員會,以及上海市浦東新區(qū)科學技術(shù)協(xié)會、上海市浦東新區(qū)科技發(fā)展基金的大力支持。中國國際半導(dǎo)體技術(shù)大會已成為一年一度的中國半導(dǎo)體產(chǎn)業(yè)技術(shù)盛會。
(本刊通訊員)