UltraSoC推出用于ARMAMBA5CHIIssueB一致性架構(gòu)的調(diào)試和分析解決方案
嵌入式分析技術(shù)開發(fā)商UltraSoC全面推出用于ARM最近發(fā)布的AMBA 5 Coherent Hub Interface (CHI) Issue B規(guī)范的整套調(diào)試和監(jiān)測知識產(chǎn)權(quán)(IP)產(chǎn)品。CHI Issue B是ARM最先進的總線規(guī)范,支持復(fù)雜的系統(tǒng)級芯片(SoC)設(shè)計,UltraSoC提供的監(jiān)測與調(diào)試產(chǎn)品是唯一能夠滿足使用CHI Issue B規(guī)范的設(shè)計人員需求的產(chǎn)品。
作為一種半導(dǎo)體IP產(chǎn)品,UltraSoC的監(jiān)測與調(diào)試解決方案可為基于CHI Issue B規(guī)范的下一代一致性緩存SoC設(shè)計提供可靠的測試并幫助解決問題,從而使客戶能夠受益于CHI Issue B規(guī)范的增強功能,增強其安全性、數(shù)據(jù)吞吐量和延遲。處理一致性問題對于復(fù)雜系統(tǒng)的設(shè)計人員正變得越來越重要,因而UltraSoC被選為今年ARM TechCon大會上該話題的發(fā)言人。
通過為CHI Issue B提供支持,UltraSoC延續(xù)了提供功能豐富的系統(tǒng)級監(jiān)測與調(diào)試解決方案這一路線,其解決方案的性能遠遠超過諸如ARM的CoreSight等供應(yīng)商特有系統(tǒng)。設(shè)計人員能夠采用UltraSoC的產(chǎn)品來作為一種“全面覆蓋”,從而可以獲得其傳統(tǒng)調(diào)試系統(tǒng)沒有提供的功能,或者能夠選用UltraSoC來完全代替這些系統(tǒng)。這種整體性的調(diào)試方式在多核設(shè)計中尤其大有裨益,因為UltraSoC提供了對所有常見的不同CPU架構(gòu)的支持,并支持諸如RISC-V這樣的開源處理器平臺。
現(xiàn)代的SoC,特別是那些應(yīng)用于高度復(fù)雜的數(shù)據(jù)中心、企業(yè)級IT系統(tǒng)或者汽車應(yīng)用中的芯片,依賴于完美無瑕的、高效的、帶有片上網(wǎng)絡(luò)匯集中心的內(nèi)部互聯(lián)技術(shù)。AMBA 5 CHI規(guī)范的開發(fā)理念,就是為了確保這種內(nèi)部互聯(lián)不會因流量和系統(tǒng)復(fù)雜度提升而成為一種瓶頸。設(shè)計人員能夠根據(jù)功耗、性能和芯片面積要求,來選擇如何實現(xiàn)CHI。但是在這些SoC設(shè)計與系統(tǒng)選擇中,往往存在可能影響系統(tǒng)性能的各種潛在問題,例如與緩存一致性相關(guān)的流量問題等等。通過使用UltraSoC針對CHI Issue B開發(fā)的監(jiān)測IP,這些復(fù)雜SoC的設(shè)計人員能夠快速檢查性能,同時診斷和預(yù)測這類問題。
CHI Issue B規(guī)范集成了一系列可直接用于改善延遲和吞吐量的重大更新,其中兩項最重大的提升分別是遠原子操作和緩存隱藏。遠原子操作支持內(nèi)部互聯(lián)實現(xiàn)對共享數(shù)據(jù)的高頻率更新;緩存隱藏是為了實現(xiàn)低延遲通道,而支持加速器或者輸入輸出器件在一個CPU緩存中隱藏關(guān)鍵數(shù)據(jù)。
UltraSoC在去年就發(fā)布了針對早先的(Issue A)AMBA 5 CHI NoC規(guī)范的業(yè)界首款監(jiān)測與調(diào)試IP產(chǎn)品,為片上內(nèi)部互聯(lián)擴展了其協(xié)議感知監(jiān)測器產(chǎn)品系列,并可同時支持NoC聯(lián)網(wǎng)網(wǎng)絡(luò)的調(diào)試與微調(diào)。自那時起,UltraSoC與多家領(lǐng)先的客戶密切合作,開發(fā)出了可以用于驗證協(xié)議客制化實現(xiàn)方式的CHI Issue B解決方案,以加速芯片設(shè)計的整體集成,并可調(diào)節(jié)NoC來將總線的開銷降到最低。