侯建平 張家訓(xùn) 何 凱
(深圳市國(guó)微電子有限公司,廣東 深圳 518057)
一種封裝管殼快速建模方法
侯建平 張家訓(xùn) 何 凱
(深圳市國(guó)微電子有限公司,廣東 深圳 518057)
隨著芯片工作頻率越來(lái)越高,越來(lái)越多的封裝被應(yīng)用于高速電子系統(tǒng)。IC封裝的電性能在整個(gè)系統(tǒng)性能上起著越來(lái)越重要的作用。工程師經(jīng)常會(huì)遇到基板層數(shù)減少或者電源地管腳數(shù)量有限,但以W irebond形式封裝的IC仍要工作在超高的頻率。在封裝電性能未知的情況下要確認(rèn)整個(gè)芯片是否能正常工作將非常困難,這將會(huì)影響產(chǎn)品推向市場(chǎng)的時(shí)間。為了提高設(shè)計(jì)效率及成功率,有必要從Chip-Package-Board的系統(tǒng)仿真中找出設(shè)計(jì)的盈余?;诖嗽颍枰u(píng)估出封裝管殼的寄生參數(shù)并用于系統(tǒng)的仿真。本文介紹了一種管殼建模的快速方法。
封裝;高速系統(tǒng);信號(hào)完整性;寄生參數(shù);建模
集成電路的封裝管殼通常包含有引線鍵合絲、基板與焊接管腳。其中引線鍵合絲用于連接dies與基板;基板則包含有綁定焊盤、金屬走線、過(guò)孔等連接通路。常見(jiàn)的管腳有BGA錫球、Leadframe等形式。圖1為一個(gè)BGA封裝設(shè)計(jì)的立體圖。
圖1 BGA封裝設(shè)計(jì)立體圖
高頻信號(hào)在管殼內(nèi)傳輸時(shí),不能把管殼內(nèi)的傳輸通路看作簡(jiǎn)單的導(dǎo)線。管殼中的引線鍵合線、綁定焊盤、金屬走線、過(guò)孔、錫焊球都存在著寄生參數(shù)。寄生的電感、電容將使信號(hào)產(chǎn)生畸變并造成電源的擾動(dòng)。
在芯片設(shè)計(jì)階段,工程師通過(guò)仿真來(lái)確認(rèn)設(shè)計(jì)是否滿足要求,而仿真環(huán)境是否貼近真實(shí)環(huán)境將影響仿真結(jié)果。因此,仿真時(shí)需將封裝管殼的寄生參數(shù)添加進(jìn)去,所以需要找到一種方法能夠快速地評(píng)估出管殼的寄生參數(shù)。
采用仿真建模法。仿真時(shí)需用到Sigrity Xtractim軟件。
3.1 文件準(zhǔn)備
提取模型需先準(zhǔn)備管殼文件--*.mcm類型管殼設(shè)計(jì)文件。采用Sigrity Xtractim提取管殼模型。但是Xtractim軟件不能識(shí)別*.mcm類型文件,需先用Sigrity spdgen軟件打開(kāi)*. mcm文件并另存為*.spd文件。
3.2 參數(shù)設(shè)置
提取管殼模型前,需進(jìn)行一系列參數(shù)設(shè)置。參數(shù)設(shè)置涉及兩個(gè)方面,分別是仿真軟件與管殼相關(guān)設(shè)置。軟件需要設(shè)置運(yùn)行模式和仿真時(shí)的運(yùn)行頻率。采用提取模式能夠直接生成管殼的SPICE模型,運(yùn)行頻率則設(shè)置為管殼芯片的最高工作頻率。管殼相關(guān)的設(shè)置主要有封裝整體設(shè)置、基板參數(shù)、鍵合絲、封裝管殼管腳參數(shù)。
(1)封裝整體設(shè)置
封裝整體設(shè)置主要有三項(xiàng),分別是:Die安置模式、封裝類型、綁定與倒裝選擇。圖2為封裝設(shè)置選擇。
圖2 封裝設(shè)置選項(xiàng)圖
(2)基板參數(shù)設(shè)置
基板需要設(shè)置的參數(shù)主要有:疊層厚度(包括導(dǎo)電層和介質(zhì)層)、導(dǎo)電率、介電常數(shù)、損耗正切角。圖3為基板疊層參數(shù)設(shè)置。
圖3 基本疊層設(shè)置圖
(3)引線鍵合絲設(shè)置
引線鍵合絲需要設(shè)置的參數(shù)主要有:鍵合絲直徑、電導(dǎo)率、綁定模型(涉及綁定角度、高度、長(zhǎng)度)。圖4為引線鍵合絲參數(shù)設(shè)置。
圖4 鍵合絲參數(shù)設(shè)置圖
(4)BGA錫焊球設(shè)置
BGA錫焊球需要設(shè)置的參數(shù)主要有:最大直徑(Dmax)、管殼接觸面直徑(D2)、PCB板接觸面直徑(D1)、焊接后高度(HT)、材料電導(dǎo)率。圖5為BGA錫焊球參數(shù)設(shè)置。
圖5 BGA錫焊球參數(shù)設(shè)置
3.3 執(zhí)行仿真生成管殼模型
完成所有設(shè)置后,在Xtractim文件中執(zhí)行仿真,軟件將根據(jù)管殼設(shè)計(jì)文件提取出管殼的模型。模型類型有SPICE模型和IBIS模型,其中SPICE模型有T型和Pi型兩種,自動(dòng)生成的模型名稱后綴為*.ckt。
3.4 查看結(jié)果
(1)生成模型檢查
仿真完成后,軟件可自動(dòng)生成管殼模型,類型有:SPICE模型(有T型和Pi型兩種)和IBIS模型,圖6為模型概覽界面。
圖6 模型概覽圖
(2)查看具體寄生參數(shù)
仿真完成后,在“View/Export Results”流程欄里點(diǎn)擊“RLCPer Net”可以查看每個(gè)網(wǎng)絡(luò)的RLC寄生參數(shù),圖7為傳輸網(wǎng)絡(luò)的RLC寄生參數(shù)。
圖7 網(wǎng)絡(luò)RLC參數(shù)圖
也可在“View/Export Results”流程欄里點(diǎn)擊“RLC vs. Net Length”查看RLC參數(shù)與走線長(zhǎng)度的關(guān)系,圖8為RLC參數(shù)與傳輸網(wǎng)絡(luò)長(zhǎng)度的直觀顯示圖。
圖8 RLC參數(shù)與傳輸網(wǎng)絡(luò)長(zhǎng)度關(guān)系圖
也可在“View/ExportResults”流程欄里點(diǎn)擊“CrossTalk”查看走線與相鄰走線的串?dāng)_,圖9為相鄰傳輸網(wǎng)絡(luò)的串?dāng)_強(qiáng)度圖。
圖9 相鄰傳輸網(wǎng)絡(luò)串?dāng)_強(qiáng)度圖
采用Sigrity Xtractim軟件可以快速提取封裝管殼模型:SPICE模型或者IBIS模型。也可以方便查看各個(gè)網(wǎng)絡(luò)的寄生參數(shù)甚至分段寄生參數(shù)。對(duì)比上述寄生參數(shù)與理論計(jì)算結(jié)果非常接近。在芯片成型后,對(duì)比仿真結(jié)果和實(shí)測(cè)結(jié)果,也非常接近。實(shí)踐證明模型是準(zhǔn)確可靠的。
[1]Cadence.X tractIM User’sGuide[Z].Version 16.6,January 17,2014.
[2]Cadence.X tractIM Tutorial[Z].Version 16.6,January 3,2014.
A FastMethod ofModel Building of the Package
Hou Jianping Zhang Jiaxun He Kai
(Shenzhen StateM icroelectronicsCo.,Ltd.,Shenzhen 518057,Guangdong)
As theworking frequency of the integrated circuits increased,more kinds of package have been used in high speed electronic system.The electronic performance of the package plays amore important role in the system than ever.Engineersw illalwaysmeet the situation that the layers of the base-boardmustbe reduced or the numberof the power pins is lim ited,however the IC packaged inWirebondmay stillbeworked in high frequency.It’svery difficult to confirm the IC’sworking conditionwhen the performance of package isunclear,whichw ill cause the delay of productextension.In order to improve the efficiency of the design,it’s necessary to find themargin of the design through the emulation of the“Chip-Package-Board”system.Based on this reason,the parasitical parameter of the packagemust be evaluated and used in the system emulation.This paper introduces a fastmethod to build the packagemodel.
package;high speed system;signal integrality;parasitize parameter;modelbuilding
TN405
A
1008-6609(2017)06-0034-03
侯建平(1979-),男,江西興國(guó)人,學(xué)士,工程師,研究方向?yàn)榧呻娐返南到y(tǒng)驗(yàn)證。