• 
    

    
    

      99热精品在线国产_美女午夜性视频免费_国产精品国产高清国产av_av欧美777_自拍偷自拍亚洲精品老妇_亚洲熟女精品中文字幕_www日本黄色视频网_国产精品野战在线观看

      ?

      集成電路版圖設(shè)計技巧

      2018-05-08 13:20成玉
      電子技術(shù)與軟件工程 2018年22期
      關(guān)鍵詞:集成電路技巧

      成玉

      摘要 隨著信息科技的迅猛發(fā)展,集成電路在應用方面的普及度也在不斷的增加,而芯片尺寸也呈現(xiàn)出不斷縮小的趨勢。集成電路產(chǎn)品只有擁有更小的尺寸和更好的良率才能在市場競爭中脫穎而出,這就要求版圖設(shè)計人員擁有更加專業(yè)的水平和更高的技能。本文通過介紹版圖設(shè)計的一般流程和驗證方法,進一步分析和探討了集成電路版圖設(shè)計的技巧。

      【關(guān)鍵詞】集成電路 版圖設(shè)計 技巧

      1 集成電路版圖設(shè)計概述

      集成電路設(shè)計的流程通常包含系統(tǒng)設(shè)計,邏輯設(shè)計,電路設(shè)計,版圖設(shè)計,以及之后的仿真。版圖設(shè)計在整個設(shè)計流程的最后階段,它是將電路設(shè)計轉(zhuǎn)換為物理版圖的設(shè)計過程,它的主要內(nèi)容是根據(jù)電路設(shè)計合理的規(guī)劃布局和布線。

      由于版圖設(shè)計里面包含了整個芯片設(shè)計所有的邏輯信息和設(shè)計內(nèi)容,也是芯片制造所依賴的數(shù)據(jù)基礎(chǔ)。因此,芯片產(chǎn)品性能穩(wěn)定與否取決于版圖設(shè)計的質(zhì)量。這就要求版圖設(shè)計者必須對集成電路的制造工藝,電子元件的特性以及電路的工作原理有一定的了解。還需要設(shè)計人員能夠熟練的使用版圖設(shè)計軟件以提高工作效率。設(shè)計者只有具備這些專業(yè)技術(shù)能力,才能設(shè)計出面積小而且性能穩(wěn)定的芯片版圖。

      目前企業(yè)應用比較多的版圖設(shè)計軟件是Cadence。它的設(shè)計功能比較強大,幾乎涵蓋了整個集成電路設(shè)計和驗證所需的大部分功能,軟件界面十分人性化,軟件操作也十分穩(wěn)定和方便。

      2 集成電路版圖設(shè)計流程

      2.1 與電路設(shè)計者進行有效的溝通

      首先,在版圖設(shè)計開始之前,版圖設(shè)計師需要跟電路設(shè)計師取得良好的溝通。需要了解他對于工作進度的安排,以及對版圖面積的要求。知道哪些功能模塊在電路中特別重要,哪些器件需要進行高度的匹配以及哪些模塊之間可以就近擺放或者需要進行相應的隔離處理。還包括要了解電路中哪些是大電流的部分,需要多大的線寬等等一系列版圖設(shè)計的細節(jié)。版圖設(shè)計師只有在設(shè)計的初始階段盡可能多的了解和熟悉版圖設(shè)計中的要點和值得注意的事項,才能在整個芯片設(shè)計過程中更有針對性的進行優(yōu)化以符合電路設(shè)計師的要求。

      2.2 全局規(guī)劃設(shè)計

      全局規(guī)劃設(shè)計(也稱為Floor Plan),即為所有版圖模塊提供合理的布局和布線規(guī)劃。模塊的布局要考慮串擾和噪聲的影響,要把有干擾的模塊隔遠一點,連線密集的模塊可以靠近放置。布線規(guī)劃的時候要規(guī)定電源線和地線的分布,大電流部分要預留充足的走線空間。合理的布局布線不但能夠節(jié)省版圖的面積,還能夠提高后期版圖設(shè)計的效率。

      2.3 分層設(shè)計

      分層設(shè)計是在全局規(guī)劃的基礎(chǔ)上,按照從大模塊到小模塊的設(shè)計順序,將各種功能模塊的電路劃分為一個個單元,然后合理的設(shè)計這些單元內(nèi)部的子模塊和器件。通過先完成底層子模塊級別的版圖設(shè)計,再一層一層逐步往上,進一步整合完成最上層的整個集成電路的版圖設(shè)計。

      2.4 版圖的驗證

      為了實現(xiàn)最優(yōu)化和最緊湊的版圖面積,就需要對版圖設(shè)計的布局布線進行不斷的調(diào)整和改進,與此同時還要使用驗證工具對版圖檢查,查看是否遵守工藝設(shè)計的規(guī)則。

      2.4.1 DRC驗證(Design Rules Checker)

      DRC是設(shè)計規(guī)則檢查,是根據(jù)工藝設(shè)計規(guī)則對版圖進行檢查,如果發(fā)現(xiàn)存在違反設(shè)計規(guī)則的地方會在版圖上標記,并顯示錯誤的原因。此時,版圖設(shè)計工程師就要根據(jù)提示做出相應的更改,直到?jīng)]有DRC報錯為止。在版圖設(shè)計的最初階段就要對每個模塊進行DRC驗證,以確保每一個底層的模塊都是符合設(shè)計規(guī)則的。否則如果等到最上層布局布線完成后,才發(fā)現(xiàn)模塊內(nèi)部有大量的DRC錯誤就會很難修改,有的甚至會影響到整個項目的進度。

      2.4.2 ANT檢查(Antenna)

      ANT就是指天線效應檢查,天線效應是指在工藝刻蝕的過程中金屬線會不斷吸收游離的電荷從而使電位升高,如果這根金屬線連接到晶體管的柵極就會因為高電位而把晶體管的柵極擊穿。ANT會檢查金屬的面積和柵極的面積比例,如果長金屬存在天線效應,就需要利用上層金屬線進行跳線或者增加一個二極管通過接地來釋放電流。

      2.4.3 ERC驗證(Electrical Rules Checker)

      ERC是一種電學規(guī)則檢查,用于查看版圖中的線路有沒有短路、開路和浮動結(jié)點的現(xiàn)象。在ERC檢測到短路錯誤后,它將會提示錯誤的坐標,版圖工程師就需要根據(jù)工具的報錯提示尋找問題并修改。

      2.4.4 LVS驗證(Layout Versus Schematic)

      LVS是版圖和原理圖之間的比較檢查,是比較版圖和原理圖的元件和它們之間的連接關(guān)系是不是一致。如果它們之間存在差異,LVS就會報告錯誤,就需要對差異的部分修改,直到版圖和電路圖完全相同。

      2.5 寄生與仿真

      在芯片制造期間,因為工藝偏差將引起一些寄生參數(shù),分別為寄生電阻、寄生電感與寄生電容。由于寄生參數(shù)無處不在,因此在版圖設(shè)計之后需要提取寄生信息,并重新執(zhí)行仿真以驗證最終的版圖是否符合電路的功能設(shè)計。

      3 集成電路版圖設(shè)計技巧

      版圖設(shè)計是一個需要重復優(yōu)化改進的過程,所以版圖設(shè)計工程師只有掌握一定的設(shè)計技巧才能提高工作效率。

      3.1 版圖的匹配

      在集成電路的工藝制造時,會伴隨一些隨機誤差、梯度誤差等很多充滿不確定的因素,從而使得生產(chǎn)出來的實際芯片產(chǎn)品與理論上的參數(shù)存在一定的工藝偏差,這種偏差就是器件的不匹配造成的。隨著半導體工藝尺寸的不斷縮小,導致器件不匹配和成品率降低的現(xiàn)象日益增多,這對電路的性能造成了很大的影響。特別是對模擬電路而言,器件的匹配對產(chǎn)品特性的精準度十分重要。因此,版圖設(shè)計師必須熟悉一些基本的方法和技巧來處理器件的匹配。無論是晶體管還是電阻和電容匹配都要遵循器件相互靠近擺放、方向一致以及周圍環(huán)境相同的原則,以下是一些常用的匹配方法。

      3.1.1 叉指匹配

      叉指匹配是一維共質(zhì)心陣列,這種方法通常應用于晶體管和電阻,也應用于其他任何要求匹配的器件。以晶體管為例,當晶體管尺寸非常大的時候,要想達到良好的器件性能就需要將晶體管分割為若干個相同尺寸的小晶體管,并且進行共質(zhì)心的叉指匹配。例如兩個晶體管被標記為A和B,那么叉指結(jié)構(gòu)就是ABAB或者ABBA。這兩種叉指匹配中ABBA形式的匹配度相對更好一點,能使晶體管的參數(shù)差異最小化,如圖1所示。

      3.1.2 交叉耦合匹配

      通常在模擬電路中精度需求較高的匹配元件,就要使用交叉耦合的匹配模式。該模式是二維的共質(zhì)心陣列,這種匹配模式比一維的叉指匹配模式達到的匹配度更高,工藝的失配影響更小。而且這種匹配方式布局更加緊湊和分散,多應用于晶體管的匹配或者電容的匹配,較少應用于電阻的匹配,如圖2所示。

      3.1.3 虛擬器件

      在需要匹配的器件兩端放置虛擬器件,虛擬器件的大小要跟匹配器件的尺寸相同,同時要保證匹配器件間的距離相同。如果遇到需要高度匹配的器件就要在器件的四周都加上虛擬器件,這樣才能使每個匹配器件周圍的刻蝕環(huán)境一致,防止四邊的匹配器件被過度刻蝕。但這種方法會占用較多的面積,使用時要考慮面積是否可行。

      3.2 版圖的噪聲與串擾

      在布局布線的過程中,會有很多寄生電阻和寄生電容。寄生電阻會使電壓產(chǎn)生漂移,導致額外的噪聲產(chǎn)生,而寄生電容的耦合也會對信號產(chǎn)生干擾。這些寄生參數(shù)不但會對電路的性能造成,更有可能使芯片不能正常的工作。所以在布局布線的時候版圖工程師需要掌握一些技巧來減少寄生參數(shù)對芯片的影響。

      (1)把電流較大的金屬線加寬。

      (2)需要進行對稱的信號線要盡量做到相似,這樣才能使信號線上的寄生電阻相似。

      (3)時鐘信號線應該避免與其他信號線重疊,也要加大與其他信號線之間的間距。

      (4)在電路中,遇到敏感的信號線,可以通過在兩側(cè)添加金屬線接地進行保護。

      (5)信號線之間不能平行著走很長的距離,彼此之間交叉的走線方式比平行著走線要好。

      (6)對于模塊的輸入和輸出信號則要避免交叉。

      (7)模擬電路中的數(shù)字部分要圍一圈保護環(huán)進行隔離,如果有必要可以加雙層的保護環(huán)。

      (8)在布線的過程中要注意避免從匹配的器件上走線,以免寄生電阻和耦合電容對器件產(chǎn)生影響。

      4 結(jié)束語

      綜上所述,集成電路的版圖設(shè)計十分復雜,需要進行系統(tǒng)性的規(guī)劃才能很好的完成。要想高效的完成一個版圖設(shè)計除了要能熟練使用版圖設(shè)計的工具,了解版圖設(shè)計的規(guī)則和流程,還需要掌握更多設(shè)計相關(guān)的技巧。而這些都跟版圖設(shè)計工程師的經(jīng)驗密切相關(guān),設(shè)計者要學會總結(jié)版圖設(shè)計的技巧,從實踐中不斷提升版圖設(shè)計的水平。

      參考文獻

      [1](加)Dan Clein.CMOS集成電路版圖一概念、方法、與工具[M],北京:電子工業(yè)出版社,2006 (03):2-4 58-60.

      [2](美)Christopher Saint/Judy Saint.集成電路掩模設(shè)計一基礎(chǔ)版圖技術(shù)[M].北京:清華大學出版社,2006,7-16.

      猜你喜歡
      集成電路技巧
      首個原子級量子集成電路誕生
      肉兔短期增肥有技巧
      網(wǎng)上點外賣的7個技巧
      一種巨胎成型機用過、欠壓保護電路
      指正要有技巧
      集成電路的ESD防護關(guān)鍵技術(shù)分析
      人工智能與集成電路的關(guān)系探討
      4個技巧快速消除頭上的飛發(fā)
      基于CMOS集成電路閂鎖效應理論的實踐
      超大規(guī)模集成電路用硅片產(chǎn)業(yè)化
      祁东县| 石阡县| 广南县| 东平县| 且末县| 濉溪县| 吐鲁番市| 遂昌县| 石柱| 宜阳县| 余庆县| 深泽县| 绥德县| 涿州市| 重庆市| 府谷县| 罗城| 维西| 汾阳市| 综艺| 朝阳区| 郯城县| 连州市| 罗源县| 谢通门县| 崇阳县| 德庆县| 广饶县| 平阳县| 新巴尔虎左旗| 卢龙县| 衡水市| 佳木斯市| 通道| 阿坝县| 桐乡市| 大安市| 温宿县| 拉萨市| 桐城市| 东乌珠穆沁旗|