• 
    

    
    

      99热精品在线国产_美女午夜性视频免费_国产精品国产高清国产av_av欧美777_自拍偷自拍亚洲精品老妇_亚洲熟女精品中文字幕_www日本黄色视频网_国产精品野战在线观看

      ?

      基于FPGA的SRRC數(shù)字濾波器設(shè)計(jì)與實(shí)現(xiàn)

      2016-12-31 19:41:14張晴上海市計(jì)量測(cè)試技術(shù)研究院
      數(shù)碼世界 2016年6期
      關(guān)鍵詞:碼元余弦濾波器

      張晴上海市計(jì)量測(cè)試技術(shù)研究院

      ?

      基于FPGA的SRRC數(shù)字濾波器設(shè)計(jì)與實(shí)現(xiàn)

      張晴
      上海市計(jì)量測(cè)試技術(shù)研究院

      摘要:隨著數(shù)字技術(shù)的不斷發(fā)展,數(shù)字濾波在數(shù)字信號(hào)處理領(lǐng)域占據(jù)不可替代的地位。文章首先介紹了數(shù)字濾波器的理論,DSP器件在高速和實(shí)時(shí)系統(tǒng)中的應(yīng)用有一定局限性的問(wèn)題提出了基于FPGA消除基帶傳輸系統(tǒng)碼間干擾的實(shí)現(xiàn)方案。該方案設(shè)計(jì)了一個(gè)33階的具有對(duì)稱轉(zhuǎn)置結(jié)構(gòu)的平方根升余弦滾降(SRRC)濾波器。首先通過(guò)MATLAB對(duì)濾波器系數(shù)進(jìn)行了提取,并對(duì)浮點(diǎn)型系數(shù)進(jìn)行量化和CSD編碼形成定點(diǎn)型系數(shù),使之能夠在FPGA中運(yùn)行。利用硬件描述語(yǔ)言Verilog對(duì)所設(shè)計(jì)的濾波器各功能模塊進(jìn)行設(shè)計(jì)。最后釆用仿真綜合軟件Modelsim和Quartus II對(duì)頂層模塊進(jìn)行綜合與仿真。仿真后得到的濾波后數(shù)據(jù)波形圖與Matlab下理論性的濾波后數(shù)據(jù)波形圖基本相吻合,證明了所設(shè)計(jì)的SRRC數(shù)字濾波器功能完全正確。

      關(guān)鍵字:平方根升余弦滾降濾波器 仿真 硬件描述語(yǔ)言 沖擊響應(yīng)系數(shù) 移位相加方法

      1 引言

      由于平方根升余弦濾波器在時(shí)域具有較快的衰減,可降低抽樣判決時(shí)錯(cuò)誤的可能性,所以在數(shù)字通信中為了減少接收端的誤碼率,普遍采用其作為成形濾波器。以往的平方根升余弦濾波器普遍采用 DSP(Digital Signal Processing)方法來(lái)實(shí)現(xiàn)。數(shù)字濾波的輸出是通過(guò)輸入采樣流與濾波器系數(shù)卷積而得到的,所需算法工作量十分龐大,而DSP器件由于軟件算法在執(zhí)行時(shí)的順序性限制了在高速和實(shí)時(shí)系統(tǒng)中的應(yīng)用。隨著FPGA在容量、速度上的大幅提升,F(xiàn)PGA在數(shù)字信號(hào)處理領(lǐng)域的應(yīng)用也越來(lái)越 廣泛,利用FPGA可以重復(fù)配置高精度的數(shù)字濾波器,使用Verilog硬件描述語(yǔ)言改變?yōu)V波器的系數(shù)和階數(shù),并能實(shí)現(xiàn)大量的卷積運(yùn)算算法。

      2 平方根升余弦成形濾波器原理

      數(shù)字基帶傳輸系統(tǒng)通常由脈沖形成器、發(fā)送濾波器、信道、接收濾波器、抽樣判決器與碼元再生器組成。

      為了讓信號(hào)在有帶寬限制的信道中進(jìn)行傳輸,通常在發(fā)送端把信號(hào)經(jīng)成形濾波器進(jìn)行帶寬限制,這樣就會(huì)導(dǎo)致碼元間的干擾。而接收端濾波器的作用是最大限度地減小碼元間的干擾,使接收端能在抽樣判決時(shí)刻準(zhǔn)確恢復(fù)發(fā)送端對(duì)應(yīng)碼元的幅度信息,從而使系統(tǒng)傳輸誤碼率降到最低。從發(fā)送濾波器到接收濾波器總的傳輸特性:(1) 根據(jù)奈奎斯特第一準(zhǔn)則,若H(ω)的幅頻特性滿足滾降系數(shù)為升余弦(RRC)濾波器特征時(shí),可以實(shí)現(xiàn)無(wú)碼間串?dāng)_傳輸。當(dāng)信道噪聲可忽略時(shí),按照匹配濾波器的輸出信噪比最大準(zhǔn)則,可以將升余弦濾波器分為2個(gè)平方根升余弦滾降濾波器(SRRC)來(lái)實(shí)現(xiàn),一個(gè)在發(fā)射端用于發(fā)射成形濾波,一個(gè)在接收端用于匹配濾波。

      3 平方根升余弦成形濾波器的設(shè)計(jì)

      3.1濾波器參數(shù)的確定可知,平方根升余弦滾降濾波器的時(shí)域表達(dá)式是一個(gè)無(wú)窮階數(shù)的系數(shù)對(duì)稱的濾波器。為了能夠在硬件電路上實(shí)現(xiàn),必須截取其中的一部分階數(shù),SRRC濾波器的階數(shù)可以用N=L×K來(lái)表示,其中L表示每個(gè)符號(hào)的取樣點(diǎn)數(shù)即采樣倍數(shù),K表示 考慮最佳采樣點(diǎn)處受影響的相關(guān)碼元個(gè)數(shù),相關(guān)碼元個(gè)數(shù)越多,最佳采樣點(diǎn)處的碼間干擾越小。 fdatool 是Matlab信號(hào)處理工具箱提供的一種綜 合、簡(jiǎn)便的圖形化用戶工具[8]。本文使用fdatool進(jìn) 行仿真優(yōu)化,得出不同參數(shù)對(duì)信號(hào)傳輸誤碼率的影響,最終確定所設(shè)計(jì)SRRC濾波器的參數(shù)是滾降系 數(shù)α=0.20,相關(guān)碼元為4個(gè),8倍采樣,濾波器階數(shù)為33階。3.2 SRRC濾波器的FIR實(shí)現(xiàn)結(jié)構(gòu)設(shè)計(jì)本文根據(jù)所設(shè)計(jì)SRRC濾波器的階數(shù),綜合FIR 直接轉(zhuǎn)置型結(jié)構(gòu)和線性相位型結(jié)構(gòu)的特點(diǎn),設(shè)計(jì)了具有線性轉(zhuǎn)置型結(jié)構(gòu)的SRRC濾波器,該結(jié)構(gòu)具有關(guān)鍵路徑上傳輸延遲小,系數(shù)減少一半等特點(diǎn)。

      在該結(jié)構(gòu)中,輸入的數(shù)據(jù)首先與17個(gè)(階數(shù)加一的一半數(shù)量)濾波器沖擊響應(yīng)系數(shù)相乘,結(jié)果送入寄存器。在完成輸入數(shù)據(jù)與系數(shù)h1到h16的乘累加后,反向按照h15到h0的順序再次與系數(shù)進(jìn)行乘累加,直到完成階數(shù)數(shù)量的乘累加操作,得到最終的濾波輸出結(jié)果。

      4 平方根升余弦成形濾波器的FPGA實(shí)現(xiàn)

      4.1沖擊響應(yīng)系數(shù)的生成 通過(guò)調(diào)用Matlab中的rcosfir函數(shù)可以生成所設(shè) 計(jì)SRRC濾波器的沖擊響應(yīng)系數(shù),其中,R就是滾降因子α,本文設(shè)為0.2; nT就是代表相關(guān)碼元個(gè)數(shù)用來(lái)控制濾波器長(zhǎng)度的參數(shù),本文設(shè)為4; rate為每個(gè)符號(hào)周期的采樣點(diǎn)數(shù),本文設(shè)為8; T是符號(hào)持續(xù)時(shí)間,本文設(shè)為1;

      filter_type為濾波器類型參數(shù),本文設(shè)為sqrt, 即根升余弦濾波器。

      Matlab中調(diào)用rcosfir函數(shù)生成歸一化的濾波器沖 擊響應(yīng)系數(shù)的代碼如下所示: OSR=8; rollFactor=0.2;

      srrcTaps1=rcosfir(rollFactor,[-2 2],OSR,1,’sqrt’);

      srrcTaps2=srrcTaps1/sum(srrcTaps1)*OSR;

      代碼首先初始化每碼元周期采樣點(diǎn)數(shù)OSR和滾降 因子rollFactor,然后調(diào)用rosfir函數(shù)生成系數(shù)srrcTap1 并對(duì)其進(jìn)行歸一化處理后得到最終的沖擊響應(yīng)系數(shù) srrcTaps2。

      4.2沖擊響應(yīng)系數(shù)的Q值量化和CSD編碼 FPGA主要用于以定點(diǎn)數(shù)為主的運(yùn)算處理,而在完成SRRC濾波器設(shè)計(jì)時(shí)通過(guò)MATLAB計(jì)算出的固定系數(shù)都是浮點(diǎn)數(shù),因此必須將系數(shù)量化后再用作FPGA的處理。本文將量化Q值確定為10,先把沖擊響應(yīng)系數(shù)(Matlab中得到的系數(shù)srrcTaps2)乘以2 的10次方即1024后再進(jìn)行取整。

      濾波器涉及數(shù)據(jù)與沖擊響應(yīng)系數(shù)相乘,如用乘法器實(shí)現(xiàn),則由于乘法器所占據(jù)的面積大,延時(shí)長(zhǎng),常常不能滿足高速的要求。鑒于沖擊響應(yīng)的系數(shù)是常系數(shù),則可以通過(guò)對(duì)數(shù)據(jù)移位相加、減來(lái)實(shí)現(xiàn)乘法運(yùn)算。 一個(gè)整數(shù)x的二進(jìn)制表示(如xB-1xB-2…x2x1x0)就是若干個(gè)2的整數(shù)次冪之和,它與另一個(gè)整數(shù)y的 乘積:

      其中y*2b可以通過(guò)對(duì)y進(jìn)行移位操作得到.所以 當(dāng)x為常數(shù)時(shí),其二進(jìn)制表示中相應(yīng)的xb是定值(0或 l),因此可以通過(guò)對(duì)數(shù)據(jù)移位相加來(lái)實(shí)現(xiàn)乘法運(yùn)算。

      由于x=0時(shí)的對(duì)應(yīng)項(xiàng)y*2b并不參加累加運(yùn)算,所 以如果找到一種表示方法使非零元素?cái)?shù)量降低,則 可以使得加法器的數(shù)量減少,從而降低硬件的規(guī)模, CSD表示法即正則有符號(hào)數(shù)字表示法正是這樣的一 種方法。它的編碼規(guī)則是從低位到高位用10..-(-代 表-1)替換所有大于1個(gè)1的序列,然后再看是否存在 1011,有的話用110-替換。

      二進(jìn)制補(bǔ)碼使得累加多個(gè)有符號(hào)數(shù)值成為可能, 所以本文先將量化取整后的系數(shù)轉(zhuǎn)換為二進(jìn)制補(bǔ)碼 形式,再進(jìn)行CSD編碼,得到便于在FPGA中運(yùn)算處 理的數(shù)據(jù)移位相加、減運(yùn)算的2的整數(shù)次冪之和形式 的定點(diǎn)型沖擊響應(yīng)系數(shù)。

      4.3SRRC濾波器各功能模塊的硬件語(yǔ)言描述 完成濾波器參數(shù)和結(jié)構(gòu)的設(shè)計(jì)后,需要使用硬件描述語(yǔ)言對(duì)SRRC濾波器的各個(gè)功能模塊進(jìn)行描述,以生成可以在FPGA仿真綜合軟件上編譯運(yùn)行的硬件描述文件。本文采用模塊化的思想設(shè)置一個(gè)頂層模塊,并在頂層模塊下劃分兩個(gè)子模塊,一個(gè)是電平轉(zhuǎn)換模塊,用于根據(jù)信道傳輸要求將輸入數(shù) 據(jù)信號(hào)轉(zhuǎn)換成4級(jí)symbol信號(hào)。另一個(gè)是核心功能模 塊濾波模塊,完成輸入數(shù)據(jù)與濾波器沖擊響應(yīng)系數(shù) 的乘累加運(yùn)算,輸出濾波后的數(shù)據(jù)信號(hào)。 Verilog是一種用于從算法級(jí)、門級(jí)到開關(guān)級(jí)的多種 抽象設(shè)計(jì)層次的數(shù)學(xué)系統(tǒng)建模的硬件描述語(yǔ)言,本文采用Verilog對(duì)SRRC濾波器各功能模塊進(jìn)行硬件描述。

      4.3.1電平信號(hào)轉(zhuǎn)換模塊的Verilog代碼實(shí)現(xiàn) 要數(shù)字信號(hào)傳輸進(jìn)行遠(yuǎn)距離傳輸時(shí)必須將基帶 信號(hào)調(diào)制到高處。本文在濾波器濾波模塊前設(shè)置了 電平信號(hào)轉(zhuǎn)換模塊,使用歐洲電信標(biāo)準(zhǔn)化協(xié)會(huì)(ETSI)推薦性標(biāo)準(zhǔn)中的4FSK這樣的多進(jìn)制頻 移鍵控調(diào)制方法來(lái)降低信道系統(tǒng)信噪比的要求。該模塊根據(jù)基帶脈沖輸入序列4個(gè)碼元(00,01,10, 11)轉(zhuǎn)換成4個(gè)symbol信號(hào)(+3,+1,-1,-3),對(duì)應(yīng) 四種載波的頻率,其中一個(gè)碼元對(duì)應(yīng)兩個(gè)bit,所以 symbol速率為symbol速率的兩倍,一個(gè)symbol周期是一個(gè)symbol周期的兩倍。

      本文所設(shè)計(jì)的SRRC濾波器的系統(tǒng)時(shí)鐘頻率設(shè)為50MHZ,采樣頻率設(shè)為38400HZ。因此采樣周期是系統(tǒng)時(shí)鐘周期的

      50000000/38400=1302倍,也就是說(shuō)每1302個(gè)系統(tǒng)時(shí)鐘周期濾波器會(huì)采一次樣。所以在電平信號(hào)轉(zhuǎn)換模塊設(shè)置了一個(gè)計(jì)數(shù)器count,在系統(tǒng)時(shí)鐘信號(hào)的上升沿或者復(fù)位信號(hào)的下降沿觸發(fā),從0 計(jì)到1301,計(jì)數(shù)未滿1301時(shí),count加1,相關(guān)代碼如下所示:

      always @(posedge sclk or negedge reset_n)

      if(!reset_n)

      count<=12’b0;

      else if(div_t==2’b01)

      begin

      if(count

      count<=count+1’b1;

      else count<=12’b0;

      end

      else if(div_t[0]==1)

      begin if(count

      else count<=12’b0;

      end

      else if(div_t==2’b10)

      begin

      count<=12’b0;

      end

      本文設(shè)計(jì)的SRRC濾波器采用8倍采樣速率,每采8次樣完成一個(gè)symbol的傳輸,所以本文設(shè)置了一個(gè)3位的計(jì)數(shù)器count_8,當(dāng)計(jì)數(shù)器count計(jì)到1301(即 按38400Hz的采樣頻率采一次樣)時(shí),計(jì)數(shù)器count_8 加1,從0計(jì)到7。每計(jì)到7時(shí)將symbol傳輸完成標(biāo)志 symbol_rate_flag置為高電平,表示symbol信號(hào)傳輸 完成。由于采用4FSK調(diào)制方法,一個(gè)symbol周期是 bit周期的2倍,1個(gè)bit信號(hào)占4個(gè)采樣點(diǎn),所以本文 設(shè)置計(jì)數(shù)器count_8在計(jì)到3和7時(shí)將bit傳輸完成標(biāo)志 bit_rate_flag置為高電平,表示bit信號(hào)傳輸完成,相關(guān)代碼如下所示:

      always@(posedge sclk)

      if(!reset_n) count_8<=3’b0;

      else if(count==COUNT_BIT_RATE-1)

      count_8<=count_8+1’b1;

      else if(div_t==2’b10)

      count_8<=3’b0; always@(posedge sclk)

      if(count==COUNT_BIT_RATE-2)

      begin if(count_8==3’d3||count_8==3’d7)

      bit_rate_flag<=1’b1;

      end

      else bit_rate_flag<=1’b0; //symbol_rate_flag

      always@(posedge sclk)

      if(count==COUNT_BIT_RATE-1)

      begin

      if(count_8==3’d7)

      symbol_rate_flag<=1’b1;

      end

      else symbol_rate_flag<=1’b0;

      在電平信號(hào)轉(zhuǎn)換部分,本模塊將輸入的電平信號(hào)賦值給定義的2位輸入緩沖信號(hào)寄存器data_in_buf 的低位,原輸入緩沖信號(hào)的低位傳入到高位,這樣便完成輸入數(shù)據(jù)的串轉(zhuǎn)并轉(zhuǎn)換,以滿足4FSK調(diào)制方 法對(duì)輸入序列碼元的要求。接著根據(jù)data_ in_buf中的信號(hào)值使用case語(yǔ)句將4級(jí)symbol信號(hào)分別賦值

      為 +3,+1,-1,-3,相關(guān)代碼如下所示:

      //l4_symbol_v

      always @(posedge sclk) l4_symbol_v<=data_in_buf_v;

      //convert to 4 level symbol

      always @(posedge sclk) if(symbol_rate_flag)

      begin case(data_in_buf)

      2’b10:

      begin l4_symbol<=3’b011;

      end

      2’b00:

      begin l4_symbol<=3’b001;

      end

      2’b01begin l4_symbol<=3’b111;

      end

      2’b11:

      begin l4_symbol<=3’b101;

      end

      endcase

      end

      最后將4級(jí)symbol有效信號(hào)賦值給輸出有效信號(hào) dov,將4級(jí)symbol信號(hào)14_symbol賦值給數(shù)據(jù)輸出信 號(hào)dout,完成轉(zhuǎn)換后數(shù)據(jù)信號(hào)的輸出,相關(guān)代碼如 下所示:

      //dov

      always @(posedge sclk)

      if(!reset_n) dov<=’b0;

      else

      dov<=14_symbol_v;

      always @(posedge sclk)

      if(inserted_flag_t && count_8==3’d0 &&

      l4_symbol_v) dout<=

      l4_symbol;

      else if(inserted_flag_t && count_8>3’d0 &&

      l4_symbol_v) dout<=3’d0;

      else if(last_count==13’d1303 &&

      l4_symbol_v) dout<=3’d0;

      endmodule

      4.3.2濾波模塊的Verilog代碼實(shí)現(xiàn) 輸入數(shù)據(jù)信號(hào)完成電平信號(hào)轉(zhuǎn)換后輸出到濾波器 的核心功能模塊濾波模塊中進(jìn)行濾波。

      在濾波模塊的輸入端,din作為數(shù)據(jù)輸入信號(hào)是 來(lái)自電平轉(zhuǎn)換模塊的輸出信號(hào),din_valid作為數(shù)據(jù) 輸入有效信號(hào)。在輸出端,dout為數(shù)據(jù)輸出信號(hào)也 是頂層模塊的最終輸出,din_valid為數(shù)據(jù)輸出有效 信號(hào)。 本文采用移位相加方法實(shí)現(xiàn)SRRC濾波器的濾 波模塊。 移位相加法是通過(guò)輸入數(shù)據(jù)按照沖擊響應(yīng)系數(shù) 的CSD編碼進(jìn)行移位相加以完成輸入數(shù)據(jù)與系數(shù)的相 乘運(yùn)算的方法。首先在濾波模塊中定義三個(gè)寄存器r ,h和q,r寄存器為輸入數(shù)據(jù)信號(hào)的移位值,h寄存 器為沖擊響應(yīng)系數(shù)和輸入數(shù)據(jù)之間的移位相加結(jié)果 ,q寄存器存儲(chǔ)h寄存器值的累加和。

      CSD編碼后的沖擊響應(yīng)系數(shù)中2的 整數(shù)次冪的最高指數(shù)為10,最低指數(shù)為0,所以將輸 入數(shù)據(jù)從移0位到移10位后的結(jié)果依次賦值到寄存器 r[0]到 r[10]中去,相關(guān)代碼如下所示:

      //r0~r7

      always @ (posedge sclk)

      if(base_cnt==’d1)

      begin

      r[0]<=din_t;

      r[1]<=din_t<<1;

      r[2]<=din_t<<2;

      r[3]<=din_t<<3;

      r[4]<=din_t<<4;

      r[5]<=din_t<<5;

      r[6]<=din_t<<6;

      r[7]<=din_t<<7;

      r[8]<=din_t<<8;

      r[9]<=din_t<<9;

      r[10]<=din_t<<10;

      end

      完成r寄存器的賦值后將存儲(chǔ)其中的移位值按照 系數(shù)在CSD編碼后的2的整數(shù)次冪和的形式進(jìn)行加減 后賦值到17個(gè)存放沖擊響應(yīng)系數(shù)的寄存器h[0]到 h[16]中去,并逐個(gè)進(jìn)行累加,累加的和依次存入到 寄存器q[0]到q[32]。最終累加結(jié)果也就是濾波后的 數(shù)據(jù)存儲(chǔ)在q[32]中,將其賦值給數(shù)據(jù)輸出信號(hào) dout。

      5 仿真驗(yàn)證

      5.1Matlab下對(duì)測(cè)試數(shù)據(jù)進(jìn)行SRRC濾波試驗(yàn) 對(duì)于所設(shè)計(jì)的SRRC濾波器的仿真驗(yàn)證,本文 使用Modelsim仿真和連接FPGA開發(fā)板使用Quartus II進(jìn)行仿真兩種方法,分別輸出濾波數(shù)據(jù)結(jié)果波形 圖與Matlab下的理論性濾波輸出數(shù)據(jù)結(jié)果波形圖進(jìn) 行比較以驗(yàn)證所設(shè)計(jì)SRRC濾波器功能的正確性。 首先在Matlab下編輯代碼生成一組隨機(jī)數(shù)據(jù), 將該數(shù)據(jù)進(jìn)行8倍升采樣后與調(diào)用升余弦濾波器函數(shù) 并進(jìn)行歸一化處理后獲得的濾波器系數(shù)srrcTaps2進(jìn)行卷積運(yùn)算,運(yùn)行得到Matlab下的理論濾波結(jié)果 srrcout。

      5.2使用modelsim進(jìn)行仿真驗(yàn)證 在modelsim中建立濾波器仿真工程,在工程目 錄下建立目錄mif_data并將Matlab下生成的測(cè)試數(shù)據(jù) 轉(zhuǎn)換為16進(jìn)制后按照一定格式保存為mif文件(通用數(shù)據(jù)交換文件),存放到mif_data目錄下。 編寫仿真工程啟動(dòng)腳本文件start.fdo,內(nèi)容包括添加編寫的SRRC濾波器各功能模塊和頂層測(cè)試模塊的Verilog代碼文件以及仿真所需要的庫(kù)文件 220model.v和altera_mf.v并進(jìn)行編譯、設(shè)置波形窗口 和波形的參數(shù)等。在Modelsim命令行中執(zhí)行do start. fdo命令,Modelsim編譯添加的文件并添加濾波 模塊中各信號(hào)的波形圖到顯示窗口。

      將Modelsim下生成的濾波輸出數(shù)據(jù)信號(hào)波形圖與Matlab下的理論性輸出數(shù)據(jù)波形圖相比較,發(fā)現(xiàn)兩者基本相吻合,Modelsim下的仿真結(jié)果驗(yàn)證了所設(shè)計(jì)SRRC濾波器功能的正確性。

      5.3使用Quartus II連接FPGA開發(fā)板進(jìn)行仿真驗(yàn)證首先在Quartus II下新建濾波器仿真工程,調(diào)用 Tool菜單中的MegaWizard插件管理器選取Memory Compiler中的RAM-1PORT單口讀寫插件,設(shè)置存放測(cè)試輸入數(shù)據(jù)的mif文件的文件夾路徑,生成單口讀寫模塊例化文件存儲(chǔ)在新建Quartus II仿真工程的ipcore_dir目錄下,并在濾波器頂層模塊中加以定義。然后添加編寫的濾波器各功能模塊的Verilog代 碼文件以及單口讀寫模塊文件并進(jìn)行編譯。編譯完成后在Quartus II中新建SignalTapII邏輯分析儀文件生成SignalTapII邏輯分析儀窗口,配置采樣深度,添加需要觀察的波形的信號(hào)并分配管腳,使用USB 下載線通過(guò)JTAG接口將FPGA開發(fā)板與計(jì)算機(jī)相連并在邏輯分析儀窗口中選中所連接開發(fā)板的硬件類型。最后執(zhí)行SignalTapII邏輯分析儀的分析程序生 成連接FPGA開發(fā)板進(jìn)行仿真所輸出的濾波模塊信號(hào) 波形圖。將Quartus II下生成的濾波輸出數(shù)據(jù)信號(hào)波形圖 與Matlab下的理論性輸出數(shù)據(jù)波形圖相比較,發(fā)現(xiàn)兩者同樣基本相吻合,進(jìn)一步驗(yàn)證了所設(shè)計(jì)的SRRC濾波器功能的正確性。

      6 結(jié)束語(yǔ)

      本文探索使用Verilog硬件描述語(yǔ)言設(shè)計(jì)基于 FPGA的SRRC數(shù)字濾波器的實(shí)現(xiàn)方法,并使用仿真 軟件Modelsim和Quartus II對(duì)實(shí)現(xiàn)SRRC濾波器各 功能模塊進(jìn)行仿真驗(yàn)證,然后將仿真的濾波輸出數(shù) 據(jù)與Matlab下的理論性濾波輸出數(shù)據(jù)進(jìn)行了比較分 析,證明所設(shè)計(jì)的基于FPGA的SRRC數(shù)字濾波器的 實(shí)現(xiàn)方法具有精確、快速、靈活、適用性強(qiáng)及硬件 資源耗費(fèi)少等特點(diǎn),但其功能還需要改進(jìn)和完善以 在進(jìn)一步提高速度的同時(shí),減少資源的占用。

      參考文獻(xiàn)

      [1]山蕊,蔣林,杜慧敏,等.平方根升余弦濾波器的設(shè)計(jì)與FPGA實(shí)現(xiàn)[J].西安郵電學(xué)院學(xué)報(bào), 2011,16(3):30-33.

      [2]周文輝,程鋼,蘇凱雄,等.一種新型的基帶成型SRRC濾波器的設(shè)計(jì)[J].福州大學(xué)學(xué)報(bào),自然科學(xué)版,2009,37(4):14-518.

      [3]劉建成,鄒應(yīng)全,徐偉,等.基于FPGA的FIR濾波器設(shè)計(jì)與仿真[J].南京信息工程大學(xué)學(xué)報(bào),自然科學(xué)版,2010,2(5):400-404.

      [4]趙林軍.根升余弦脈沖成形濾波器FPG實(shí)現(xiàn)[J].現(xiàn)代電子技術(shù),2011,34(1):23-28.

      [5]李和,李思敏.高速基帶匹配濾波器的FPGA實(shí)現(xiàn)及驗(yàn)證[J].現(xiàn)代電子技術(shù),2007,22: 154-156.

      [6]盧瑩瑩,潘長(zhǎng)勇.高階平方根升余弦滾降濾波器的FPGA實(shí)現(xiàn).器件與用,2008,32(2),30-32.

      [7]張松軼.基于FPGA的平方根升余弦濾波器設(shè)計(jì)[J].無(wú)線電通信技術(shù),2012,38(3):43-46.

      猜你喜歡
      碼元余弦濾波器
      基于無(wú)擾濾波器和AED-ADT的無(wú)擾切換控制
      LFM-BPSK復(fù)合調(diào)制參數(shù)快速估計(jì)及碼元恢復(fù)
      從濾波器理解卷積
      電子制作(2019年11期)2019-07-04 00:34:38
      開關(guān)電源EMI濾波器的應(yīng)用方法探討
      電子制作(2018年16期)2018-09-26 03:26:50
      兩個(gè)含余弦函數(shù)的三角母不等式及其推論
      基于極大似然準(zhǔn)則的短猝發(fā)信號(hào)盲解調(diào)
      分?jǐn)?shù)階余弦變換的卷積定理
      基于TMS320C6678的SAR方位向預(yù)濾波器的并行實(shí)現(xiàn)
      圖像壓縮感知在分?jǐn)?shù)階Fourier域、分?jǐn)?shù)階余弦域的性能比較
      離散余弦小波包變換及語(yǔ)音信號(hào)壓縮感知
      阿合奇县| 沛县| 清镇市| 石景山区| 平罗县| 社会| 鄂伦春自治旗| 疏附县| 崇阳县| 灵丘县| 安乡县| 册亨县| 淮北市| 顺义区| 南部县| 马山县| 南木林县| 定安县| 工布江达县| 喜德县| 高淳县| 凤山县| 客服| 红安县| 镇平县| 河西区| 江西省| 大足县| 芮城县| 县级市| 克东县| 象州县| 巨鹿县| 邢台市| 无极县| 瑞安市| 乐至县| 石棉县| 若尔盖县| 惠州市| 隆回县|