張仁梓, 陳迪平, 陳卓俊
(湖南大學(xué) 物理與微電子科學(xué)學(xué)院,湖南 長(zhǎng)沙 410082)
當(dāng)今,許多高性能模擬集成電路和數(shù)?;旌想娐窞榱四芊€(wěn)定工作,均需要高穩(wěn)定、低溫度系數(shù)的電流源電路[1-2]。隨著便攜式以及可穿戴電子設(shè)備的出現(xiàn)和迅速發(fā)展,電流源的研究也正向著低壓[3]、低功耗[4]、高精度[5]方向發(fā)展。
對(duì)此,國(guó)內(nèi)外做出了許多研究。文獻(xiàn)[6]提出了一種結(jié)構(gòu)簡(jiǎn)單的電流源電路,利用兩個(gè)PNP晶體管和一個(gè)電阻進(jìn)行溫度補(bǔ)償,得到一個(gè)低溫度系數(shù)的基準(zhǔn)電流,但是電路采用了雙極型晶體管,面積過(guò)大,同時(shí)電路正常工作時(shí)所需電壓較高;文獻(xiàn)[7]提出了一種新型具有工藝補(bǔ)償?shù)碾娏髟措娐罚梢詼p小制造過(guò)程中工藝角變化帶來(lái)的誤差,但是溫度系數(shù)太大;文獻(xiàn)[8]提出了一種可編程的低溫度系數(shù)電流源,可以精確控制輸出電流值,但是電路過(guò)于復(fù)雜,采用的也不是標(biāo)準(zhǔn)CMOS工藝。
提出了一種利用自適應(yīng)體偏置改善工藝偏差對(duì)溫度特性影響的電流源,可以使得電路工作于不同工藝角下均有很好的溫度系數(shù),仿真實(shí)驗(yàn)結(jié)果表明,在-40~85 ℃范圍內(nèi),工藝偏差使得所提電流源溫度系數(shù)偏離典型工藝角下的值為22%,而無(wú)體偏置電流源偏離達(dá)100%之多。所提電流源電路在不同工藝角下輸出電流的平均溫度系數(shù)為91 ppm/℃,這比沒(méi)有體偏置的電流源電路溫度系數(shù)降低50%。
圖1所示為無(wú)體偏置的電流源電路,MOS管均工作在弱反型狀態(tài),由文獻(xiàn)[9]可知,當(dāng)基準(zhǔn)電流I2具有零溫度系數(shù)時(shí),要求:
mI1(km+(kVTH1-kR1))
(1)
(2)
其中,m=I2/I1,σ=(W/L)3/(W/L)4,kVT,kR1,kR2,kVTH1分別是熱電壓VT、電阻R1、電阻R2、MOS管T1閾值電壓的溫度系數(shù)。
令式(1)為零,得到:
(3)
根據(jù)式(3),選擇適當(dāng)?shù)摩襪以及電阻類型,可得到具有一級(jí)溫度補(bǔ)償?shù)幕鶞?zhǔn)電流。
常見(jiàn)的體硅工藝與SOI工藝的器件剖面圖如圖2所示:體硅工藝中,NMOS管共用P襯底,PMOS管共用N阱,襯底與阱均接固定電位。當(dāng)調(diào)整襯底電位時(shí),需要給NMOS管單獨(dú)做深N阱,PMOS管需要單獨(dú)N阱。這將會(huì)大大增加面積。
絕緣體上硅(SOI)技術(shù),采用介質(zhì)隔離,利用絕緣層將制造器件的單晶硅薄膜從支撐的硅襯底中分離,每個(gè)管子之間用淺溝槽隔離(Shallow Trench Isolation,STI)分開(kāi)。各個(gè)管子襯底相互分離,調(diào)整襯底電位時(shí)并不需要體硅工藝中的阱結(jié)構(gòu),面積大大減小。因此,SOI工藝比體硅工藝更適合用來(lái)設(shè)計(jì)襯底偏置電路。
圖1(a)所示無(wú)體偏置電流源沒(méi)有考慮工藝偏差帶來(lái)的影響,因?yàn)镸OS管均工作在亞閾值區(qū),當(dāng)工藝角發(fā)生變化時(shí),會(huì)帶來(lái)較大影響。根據(jù)式(1),工藝角發(fā)生變化時(shí),km、kVTH1、kR1的溫度系數(shù)會(huì)發(fā)生改變,從而基準(zhǔn)電流不能很好地進(jìn)行溫度補(bǔ)償,因此將導(dǎo)致基準(zhǔn)電流的溫度系數(shù)惡化。在此使用如圖1(b)所示的簡(jiǎn)單體偏置結(jié)構(gòu),可以調(diào)整km、kVTH1的值,從而當(dāng)工藝角發(fā)生變化時(shí),使得基準(zhǔn)電流的溫度系數(shù)能一直維持在較理想的狀態(tài)。
圖1(b)所示的簡(jiǎn)單體偏置電路,是采用電阻分壓來(lái)完成的,可以使用MOS開(kāi)關(guān)管為T(mén)1、T4在不同工藝下提供不同的襯底電壓。
T3、T4工作在亞閾值區(qū),其電流[10]由以下表達(dá)式?jīng)Q定:
(4)
其中,n是亞閾值斜率因子,IDO是一個(gè)與工藝有關(guān)的參數(shù)。
由式(4)可得:
(5)
圖1(b)中:
VGS3-VGS4=I2R2=mI1R2
(6)
將式(5)代入式(6)中化簡(jiǎn)可得:
ΔVTH-nVTln(σm)=mI1R2
(7)
其中:
ΔVTH=VTH3-VTH4
(8)
體效應(yīng)對(duì)閾值電壓的影響為[11]
(9)
其中,VTH0是沒(méi)有體效應(yīng)時(shí)的閾值電壓,其與溫度呈負(fù)相關(guān);γ為體效應(yīng)系數(shù);ΦF是半導(dǎo)體靜電平衡勢(shì)壘[12],對(duì)于p型半導(dǎo)體:ΦF=﹣VTIn(NA/Ni),對(duì)于n型半導(dǎo)體:ΦF=VTIn(ND/Ni),NA,ND均為襯底摻雜濃度;VSB為源襯電壓。
將式(9)代入式(8)得:
(10)
(11)
由式(10)知,dΔVTH/dT是與源襯電壓VSB4相關(guān)的,因此改變VSB4大小,可以改變dΔVTH/dT的大小,從而改變km的值。又:
(12)
可知,改變VSB1大小,也可以改變kVTH1的值。
因此,當(dāng)電路工藝角發(fā)生變化而導(dǎo)致km、kVTH1、kR1改變時(shí),由式(11)(12)知,可以通過(guò)調(diào)節(jié)T1、T4的襯底電壓,重新調(diào)節(jié)km、kVTH1的大小,使得電路的基準(zhǔn)電流能始終維持較理想的溫度系數(shù)。
由仿真可知,為了在TT、FF、SS、FS、SF工藝角下電流源均有較好的溫度系數(shù),T4與T1襯底分別所需接入的電壓如表1所示。為了實(shí)現(xiàn)電路可以在不同工藝角下自動(dòng)切換開(kāi)關(guān)信號(hào)以接入不同的襯底電壓,需要設(shè)計(jì)一個(gè)能檢測(cè)工藝角變化的基準(zhǔn)源電路,其電路圖如圖3所示,NM1為低閾值管,NM2為高閾值管。
由文獻(xiàn)[13]可知,圖3所示的基準(zhǔn)源輸出為:
(13)
其中,ΔVTH=VTH,NM2-VTH,NM1,η為亞閾值斜率因子?!鱒TH具有負(fù)溫度系數(shù),VT具有正溫度系數(shù),選擇合適的NM1與NM2的寬長(zhǎng)比,便可得到具有零溫度系數(shù)的基準(zhǔn)輸出電壓。公式(13)中的第二項(xiàng)值較小,VREF≈△VTH=VTH,NM2-VTH,NM1。當(dāng)工藝角發(fā)生變化時(shí),VTH2,VTH1變化值不同,導(dǎo)致△VTH會(huì)隨之變化,得到的VREF便會(huì)跟隨工藝角變化。基準(zhǔn)輸出電壓不同工藝角下仿真結(jié)果如圖4所示。
由仿真圖可以看出,不同工藝角的仿真曲線之間電壓值約相差10 mV。因此,可以得到4個(gè)參考電壓值,分別為相鄰兩種曲線的平均電壓值V4、V3、V2、V1。將VREF分別與V4、V3、V2、V1進(jìn)行比較,從而判斷電路所處的工藝角。然后將比較器輸出值B3、B2、B1、B0送入邏輯電路得到相應(yīng)的控制信號(hào)控制SP1、SP2、SN1、SN2、SN3,使得不同工藝角下,T4與T1襯底能接入正確的電壓。所提電流源電路完整示意圖如圖5所示。
采用Cadence Spectre仿真工具,基于130 nm SOI工藝,對(duì)所提結(jié)構(gòu)在-40~85℃溫度范圍內(nèi)進(jìn)行了仿真驗(yàn)證。圖6所示為所提電流源輸出隨電源電壓變化曲線。圖7(a)與(b)分別為無(wú)體偏置電流源與有體偏置電流源的輸出電流在不同工藝角下隨溫度變化的曲線。為了體現(xiàn)襯底電壓對(duì)km、kVTH1的調(diào)節(jié),仿真時(shí),只改變MOS管的工藝角,電阻的工藝角保持不變。兩種不同電流源電路不同工藝角下的溫度系數(shù)對(duì)比如表2 所示。
表2 兩種電流源溫度系數(shù)對(duì)比Table 2 Comparison of temperature coefficients between two circuits
從表2看出:無(wú)體偏置電流源的輸出電流溫度系數(shù)在不同工藝角下波動(dòng)很大,有體偏置電路電流源可以較好地使輸出電流的溫度系數(shù)能在不同工藝角下維持在100左右。工藝偏差使得所提電流源溫度系數(shù)偏離典型工藝角下的值為22%,而無(wú)體偏置電流源偏離達(dá)100%之多。顯而易見(jiàn),體偏置電路可以大幅度改善工藝偏差對(duì)電流源溫度系數(shù)帶來(lái)的影響。所提電流源電路在不同工藝角下的平均溫度系數(shù)為91 ppm/℃,這比沒(méi)有體偏置的電流源電路溫度系數(shù)降低50%。
表3給出了電流源電路與近幾年同類型電流源電路的關(guān)鍵參數(shù)比較。從表3可以看出,4個(gè)電路中,電流源電路具有適中的芯片面積。此外,與文獻(xiàn)[3]中的電路相比,具有更大的工作溫度范圍和更低的溫度系數(shù);與文獻(xiàn)[6]中的電路相比,具有更低的工作電壓;與文獻(xiàn)[9]中的電路相比,具有更小的溫度系數(shù)。
表3 與文獻(xiàn)所提電流源性能比較Table 3 Comparison of the proposed current references in literatures
針對(duì)基本的交叉耦合電流鏡,加入自適應(yīng)體偏置電路,在130 nm SOI工藝下,設(shè)計(jì)了一種能檢測(cè)工藝角變化自動(dòng)調(diào)整溫度特性的電流源電路。仿真結(jié)果表明,在-40~85 ℃的范圍內(nèi),工藝偏差使得所提電流源溫度系數(shù)偏離典型工藝角下的值為22%,而無(wú)體偏置電流源偏離達(dá)100%之多。所提電流源在不同工藝角下的平均溫度系數(shù)為91 ppm/℃,這比沒(méi)有體偏置的電流源降低50%。所加入自適應(yīng)體偏置電路能大幅改善工藝偏差對(duì)輸出電流溫度系數(shù)帶來(lái)的影響,這使得電路在需要低壓、低溫度系數(shù)的基準(zhǔn)電流源領(lǐng)域具有很強(qiáng)的競(jìng)爭(zhēng)力。