電子硬件接觸消毒劑的風(fēng)險
The Risks of Electronic Hardware Exposure to Disinfectants
在病毒大流行期間,工作場所清潔和消毒已成為當(dāng)務(wù)之急。向工作環(huán)境中噴灑消毒劑會對暴露在外的電子材料、零件、組件和生產(chǎn)設(shè)備造成污染的風(fēng)險。因為消毒劑有腐蝕性,腐蝕損壞電子物品,甚至在空調(diào)系統(tǒng)進(jìn)入潔凈室影響元器件?,F(xiàn)實中有生產(chǎn)車間消毒后對PCB帶來不良,PCBA 出現(xiàn)焊點(diǎn)污染,在短期內(nèi)腐蝕性沒有顯現(xiàn)但以后仍會造成損害。許多消毒劑不適合在室內(nèi)噴霧;可使用紫外線殺菌,或使用過氧化氫或酒精基消毒劑擦拭,可以保護(hù)工人和電子硬件。
(By Terry Munson and Phil Isaacs,PCD&F,2022/5)
PCB互連中的吸收和發(fā)散
Absorption and dispersion in PCB interconnects
PCB電介質(zhì)和導(dǎo)體不可避免地吸收和發(fā)散而導(dǎo)致的信號衰減,介質(zhì)損耗描述了功率損失,導(dǎo)體吸收信號的能量轉(zhuǎn)化為熱量。PCB上導(dǎo)體的損耗主要取決于銅截面和銅粗糙度。為了減少損耗必須使用更大、更平滑的導(dǎo)線,以降低電流密度和整體損耗。介質(zhì)和導(dǎo)體損耗會導(dǎo)致相位延遲和特性阻抗的變化,如何減少信號衰減是使用Dk較低的電介質(zhì);使用更寬的互連線路和無粗糙度的導(dǎo)體。
(By Yuriy Shlepnev,PCD&F,2022/04)
所有系統(tǒng)都啟動!供應(yīng)鏈的困境-首先是設(shè)計還是BOM?
All Systems Go! Supply Chain Woes—Which Comes First,the Design or the BOM?
在電子產(chǎn)品設(shè)計PCB時,應(yīng)該由設(shè)計決定物料清單(BOM),而在現(xiàn)實中也有BOM驅(qū)動設(shè)計。全球所有人都面臨著前所未有的供應(yīng)鏈挑戰(zhàn),為確保產(chǎn)品的可制造性,已經(jīng)使得這種BOM驅(qū)動的設(shè)計決策更不可避免。設(shè)計應(yīng)該選擇實際可以采購的零件,包括制造電路板的材料方面,考慮有相當(dāng)?shù)奶娲桨负蛡浞?,可以做出相?yīng)的決策。
(By Nitin Bhagwath,pcb007.com,2022/4/25)
MacroFab將設(shè)計和制造聯(lián)合在一起
MacroFab Unites Design and Manufacturing in One Domain
現(xiàn)有MacroFab是一個電子制造平臺,它通過EDA工具幫助設(shè)計師在設(shè)計周期中盡早對供應(yīng)鏈進(jìn)行全面思考,在硬件產(chǎn)品開發(fā)階段向工程師提供不同類型的實時制造反饋。平臺在設(shè)計過程就可獲得報價、交付周期、材料清單;若供應(yīng)鏈不正常,將幫助你應(yīng)對不確定性。該平臺有一個超過75家工廠組成的網(wǎng)絡(luò),使用智能和軟件來推動決策,將特定設(shè)計與正確的工廠相匹配,確保獲得所需的結(jié)果。
(By Andy Shaughnessy,pcb007.com,2022/3/31)
精益數(shù)字線程:閉環(huán)制造
Lean Digital Thread: Closing the Loop on Manufacturing
在閉環(huán)制造(CLM)中,用于設(shè)計、計劃、制造和使用產(chǎn)品的業(yè)務(wù)流程是相互連接的,價值鏈上的每一步都會被數(shù)據(jù)推進(jìn)和數(shù)據(jù)反饋,這創(chuàng)造了一個高質(zhì)量、高效率的持續(xù)的循環(huán)。閉環(huán)制造中設(shè)計、過程、生產(chǎn)都依賴于使用數(shù)字孿生,同時完成DFM、BOM和BOP(工藝清單)主數(shù)據(jù),使用企業(yè)資源規(guī)劃系統(tǒng)(ERP)、產(chǎn)品生命周期管理系統(tǒng)(PLM)、制造執(zhí)行系統(tǒng)(MES)構(gòu)成金三角,三個系統(tǒng)是信息協(xié)調(diào)關(guān)鍵。
(By Zac Elliott,pcb007.com,2022/4/11)
加法設(shè)計:相同的步驟,不同的規(guī)則
Additive Design: Same Steps,Different Order
加成技術(shù)可實現(xiàn)超精細(xì)和超高清晰度,現(xiàn)達(dá)到了15 μm的線條和間距,希望到2023年能夠制作8 μm及以下的線條和間距。加法設(shè)計主要在于如何將層組合在一起,微孔相互堆疊實現(xiàn)各層的相互連接。高密度線路銅箔表面平滑,銅線條側(cè)壁垂直,平衡導(dǎo)線與基材結(jié)合力。加成和半加成工藝真正進(jìn)入主流之前,需有一套設(shè)計指南和制造公差的標(biāo)準(zhǔn),這一點(diǎn)至關(guān)重要。
(By Dave Torp,PCB design,2022/4)
為SAP制造工藝的設(shè)計
Designing for the SAP Fabrication Process
半加成工藝(SAP)使超細(xì)線電路的制造成為可能,可以生產(chǎn)25 μm以下線寬/間距,應(yīng)用技術(shù)包括激光直接成像(LDI)、激光打孔、極薄銅箔、填孔電鍍和閃蝕等,形成了改進(jìn)型SAP(mSAP)的工藝。SAP工藝銅的粗糙度應(yīng)保持在1 μm以下,并提供高的鍍層與樹脂的附著力,需要25 μm或更薄電介質(zhì)。SAP提供了更嚴(yán)格的線寬控制和垂直側(cè)壁,大大改善了阻抗控制。
(By Barry Olney,PCB design,2022/4 )