摘要:基于一款單收發(fā)器接口電路進行ESD保護方案設(shè)計,文章提出了一種雙向高壓端口ESD防護結(jié)構(gòu),并從全芯片角度進行ESD網(wǎng)絡(luò)規(guī)劃。電路采用0.18um 1P3M BCD工藝設(shè)計,通過了8KV人體模型ESD測試。TLP測試結(jié)果表明,雙向高壓端口正反向熱失效電流均達(dá)到10A,具備15KV ESD能力,滿足電路應(yīng)用需求。
關(guān)鍵詞:雙向高壓端口;背靠背二極管;ESD防護結(jié)構(gòu);ESD網(wǎng)絡(luò)規(guī)劃;人體模型;TLP測試
中圖分類號:TN432 文獻標(biāo)識碼:A
文章編號:1009-3044(2024)31-0140-03
開放科學(xué)(資源服務(wù))標(biāo)識碼(OSID) :
0 引言
隨著半導(dǎo)體制造技術(shù)的迅速發(fā)展,更薄的柵氧化層[1],更短的通道長度,更淺的源/漏極結(jié)面深度等先進工藝提升了芯片的集成度,降低了芯片成本,但晶體管的耐電壓、耐電流能力也隨之下降,靜電放電(ESD) 對芯片的可靠性影響越來越大[2],因此片上ESD 防護結(jié)構(gòu)設(shè)計成為芯片設(shè)計的重要一環(huán)。
本芯片為單收發(fā)器接口電路,實際使用通信過程會面對各種不穩(wěn)定的外部環(huán)境,因此總線端口需要足夠的耐靜電沖擊能力,要求達(dá)到±15KV的ESD能力,而其他端口也要滿足±4KV的ESD能力。不同端口ESD防護器件的設(shè)計需滿足各自的耐壓需求,總線端口由于承受耐壓范圍為-15~15V,超出了電源電壓和地電位的范圍,設(shè)計的難點在于總線端口的ESD防護結(jié)構(gòu)既要保證總線端tSMLSJzyPW/BDpQAAr0xoQ==口的正負(fù)高耐壓要求,又能形成總線端口到地的ESD快速泄放通路。
目前,為了滿足芯片±15KV 的ESD 能力需求,ESD方案有采用芯片內(nèi)部集成TVS管,調(diào)節(jié)MOS管的性能,芯片內(nèi)部集成SCR結(jié)構(gòu),其中,TVS管工藝結(jié)構(gòu)制程復(fù)雜,設(shè)計風(fēng)險大;MOS管為了能獲得高ESD性能,需要犧牲版圖面積且工藝調(diào)節(jié)復(fù)雜;SCR結(jié)構(gòu)存在觸發(fā)電壓高和維持電壓低的不利因素,存在未開始放電,芯片即擊穿或閂鎖的可能性。
本芯片ESD設(shè)計方案基于0.18um 1P3M BCD工藝,采用創(chuàng)新型背靠背高壓三極管并聯(lián)背靠背高壓二極管的ESD防護結(jié)構(gòu),等效于背靠背二極管結(jié)構(gòu),此結(jié)構(gòu)既能保證核心電路正常工作,又能實現(xiàn)ESD正負(fù)壓雙向防護功能。相比較SCR、TVS等其他雙向ESD 結(jié)構(gòu),此結(jié)構(gòu)采用工藝支持ESD器件,易與制造工藝集成,器件參數(shù)設(shè)計有保障,同時抗閂鎖能力強。
本文首先介紹了端口靜電防護設(shè)計的內(nèi)容和基本原則;然后根據(jù)端口的不同耐壓需求,重點闡述了雙向高壓端口的ESD保護結(jié)構(gòu)設(shè)計、版圖措施,以及雙向高壓端口內(nèi)部電路自保護設(shè)計方案;其次介紹了常壓端口及電源地端口保護結(jié)構(gòu)設(shè)計;再介紹了全芯片ESD防護網(wǎng)絡(luò);最后對該芯片的ESD測試結(jié)果進行說明及分析。
1 端口ESD 防護結(jié)構(gòu)設(shè)計
靜電防護設(shè)計包括端口靜電防護器件選擇和設(shè)計、全芯片靜電防護網(wǎng)絡(luò)設(shè)計、ESD防護器件設(shè)計規(guī)則以及其他可靠性檢查。在進行靜電防護方案設(shè)計時,首先要選擇合適的ESD防護器件來泄放電流,ESD器件的設(shè)計窗口必須考慮以下基本原則:1) 開啟電壓必須小于柵氧化層擊穿電壓;2) 保持電壓要高于電路的正常工作電壓;3) ESD防護電路工作時,流過其電流要小于器件的熱失效電流,防止二次擊穿的發(fā)生[3]。
在本芯片中,根據(jù)端口耐壓分為總線高耐壓端口和常壓端口,需根據(jù)各個端口的特性來選擇合適的ESD防護器件和設(shè)計來滿足ESD可靠性設(shè)計。
1.1 雙向高壓端口ESD 設(shè)計
單收發(fā)器接口電路包含兩個總線端口,要求這兩個端口具備15KV的ESD能力。總線端口的工作電壓范圍是-15V~15V,超出了電源電壓和地電位的范圍,因此總線端口的ESD設(shè)計需要滿足端口正負(fù)電壓以及雙向放電的需求,本設(shè)計采用背靠背串聯(lián)NPN并聯(lián)背靠背串聯(lián)二極管的結(jié)構(gòu)。
本芯片高壓端口內(nèi)部電路器件耐壓為24V,所設(shè)計ESD 防護結(jié)構(gòu)如圖1 所示,圖中Q1、Q2 為同類型16V VNPN高壓三極管,Q1、Q2的基極分別通過電阻R1、R2和各自的發(fā)射極相連,D1為P型高壓二極管,D2 為N 型高壓二極管。高壓三極管的觸發(fā)電壓為22V,P型高壓二極管的反向擊穿電壓為66V,N型高壓二極管的反向擊穿電壓為49V,均高于端口的正常工作電壓,電路正常工作時,ESD通路關(guān)閉。當(dāng)正的ESD 電壓出現(xiàn)在端口時,D1正向?qū)?,D2反偏,由下方的三極管Q2反向擊穿泄放ESD電流;當(dāng)負(fù)的ESD電壓出現(xiàn)在端口時,D2正向?qū)?,D1反偏,由上方的三極管Q1反向擊穿泄放ESD電流。ESD器件觸發(fā)電壓小于端口內(nèi)部電路器件的耐壓,采用此ESD防護結(jié)構(gòu),即保證了核心電路正常工作,又實現(xiàn)了ESD雙向防護功能。
此ESD防護結(jié)構(gòu)由VNPN三極管反向擊穿來實現(xiàn)ESD電流泄放,圖2為ESD防護器件VNPN的工藝剖面圖,NBL為N型埋層,用于隔離襯底電位的影響。HPW為高壓P阱,HNW為高壓N阱,當(dāng)受到ESD脈沖沖擊時,其CB結(jié)反向擊穿即發(fā)生在HNW/HPW處,由此來實現(xiàn)ESD防護作用。
ESD防護器件VNPN的版圖如圖3所示,為了使電流分布均勻,將器件設(shè)計成叉指結(jié)構(gòu)。根據(jù)工藝中高壓NPN三極管的TLP特性曲線可知,在ESD器件的長度固定的情況下,該ESD器件單位寬度尺寸熱失效電流IT2 = 5.6mA/um,因為熱失效電流與寬度尺寸近似成線性關(guān)系,所以將高壓NPN三極管的發(fā)射區(qū)總寬度設(shè)計為1 800um,即ESD器件熱失效電流約為10A。由ESD器件承受的最大ESD電壓VESD = RHBM × IT2,式中RHBM代表人體放電電阻,大小為1 500Ω,器件的二次擊穿電流為IT2,因此可知ESD器件承受的最大ESD 電壓為15KV,滿足端口ESD能力達(dá)到15KV的要求。
1.2 雙向高壓端口自保護設(shè)計
雙向高壓端口的ESD設(shè)計不僅包括端口ESD防護結(jié)構(gòu)設(shè)計,內(nèi)部電路也要具備自保護能力來防止端口高壓時到電源/地形成通路。輸出驅(qū)動級電路如圖4(a) 所示,在電路設(shè)計上,主要有三個方面的設(shè)計考慮:
1) 驅(qū)動N/P管需要足夠的驅(qū)動能力,兼?zhèn)渥员Wo能力;
2) 高壓驅(qū)動管采用堆疊的方式,其等效電路圖如圖4(b)所示,防止高壓端口電壓大于電源電壓或高壓端口電壓小于地電位時,高壓端口向電源或地灌電流;
3) 在驅(qū)動管源/漏端串聯(lián)多晶電阻,使得驅(qū)動管開啟更加均勻。
驅(qū)動N管版圖設(shè)計如圖5所示,在版圖設(shè)計上,高壓端口通過每一根電阻R2分別與NMOS管N1的源端相連;同時,驅(qū)動管采用叉指分布結(jié)構(gòu),提高ESD泄放均勻性。驅(qū)動P管版圖畫法與N管一致。
1.3 常壓端口ESD 設(shè)計
常壓端口ESD防護結(jié)構(gòu)為GCNMOS,防護器件選用5V NMOS ESD器件,其柵端需經(jīng)一電阻接地,使其在芯片正常工作的時候處于關(guān)閉狀態(tài)。常壓端口ESD設(shè)計如圖6所示,在端口受到ESD瞬態(tài)正向沖擊時,由于柵漏間寄生電容的存在,NMOS上的柵極會耦合一個瞬態(tài)正電壓,因而達(dá)到均勻?qū)ǖ哪康模蕴岣咂銭SD防護能力;在端口受到負(fù)向ESD沖擊時,利用P型襯底與NMOS的漏極產(chǎn)生的寄生二極管正向?qū)▉硇狗臙SD電流。版圖設(shè)計上,NMOS使用雙叉指結(jié)構(gòu),目的是使ESD電流均勻泄放。
1.4 電源地端口ESD 設(shè)計
電源地端口的ESD防護電路用于泄放電源線上的ESD電流,同時也能為IO端口與電源地之間提供輔助ESD泄放通路。本設(shè)計采用電壓瞬態(tài)檢測電路,ESD設(shè)計如圖7所示,RC充電時間設(shè)置為300ns。在電源受到正向ESD脈沖時,由于充電有延時,節(jié)點A 初始狀態(tài)為低電位,使得MP1開啟,MN1關(guān)閉,NESD 器件導(dǎo)通,大量的ESD 電流從電源泄放到地,達(dá)到ESD防護的效果,當(dāng)充電充滿時,節(jié)點A為高電位,MN1開啟,NESD器件關(guān)閉;在電源受到負(fù)向ESD脈沖時,NESD器件襯底-漏極寄生二極管正向?qū)?,泄放ESD電流。在本電路中,電源地之間的壓差為5V,因此選用5V NMOS ESD器件。版圖設(shè)計上,NESD遵循ESD規(guī)則繪制,如果溝道釋放的電流不夠,可借助其寄生BJT特性。
2 全芯片ESD 防護設(shè)計
ESD防護電路的安排必須全方位地考慮到ESD 測試的各種組合[4],因為ESD防護能力由整顆芯片最弱處決定的。ESD測試包含六種放電模式,I/O端口要具備防護PD、ND、PS、NS四種模式的靜電放電,電源與地之間要具備防護DS、SD兩種模式的靜電放電。
該款單收發(fā)器接口電路使用單電源軌的ESD防護網(wǎng)絡(luò),全芯片ESD防護網(wǎng)絡(luò)如圖8所示。
常壓端口與電源VCC和地線GND之間的保護共有四種模式,PD模式下ESD通路見圖8路徑,電流流經(jīng)正向GCNMOS到達(dá)地,再通過寄生二極管D2正向?qū)ㄐ狗诺诫娫?;ND模式下ESD通路見路徑,電流通過正向NESD到達(dá)地,再通寄生二極管D1正向?qū)ㄐ狗诺匠篒O口;PS模式下ESD通路見路徑,電流流經(jīng)正向GCNMOS泄放到地;NS模式下ESD通路見路徑,電流流經(jīng)寄生二極管D1泄放到常壓IO口。
高壓端口與電源VCC和地線GND之間的保護共有四種模式,PD模式下ESD通路見路徑,電流流經(jīng)D1、Q2到達(dá)地,再通過寄生二極管D2正向?qū)ㄐ狗诺诫娫?;ND模式下ESD通路見路徑,電流通過正向NESD到達(dá)地,再通過D2、Q1泄放到高壓IO口;PS模式下ESD通路見路徑,電流流經(jīng)D1、Q2泄放到地;NS 模式下ESD通路見路徑,電流流經(jīng)D2、Q1泄放到高壓IO口。
電源地端口的保護,DS模式下ESD通路見路徑,電流經(jīng)過正向NESD泄放到地;SD模式下ESD通路見路徑,電流從地經(jīng)過寄生二極管D2泄放到電源。
通過對全芯片ESD防護網(wǎng)絡(luò)的分析[5],ESD通路建立完整。
3 實測結(jié)果與分析
該電路流片后功能正常,對流片后的電路進行了人體模型HBM ESD測試,共測試了6顆芯片,測試電壓為±4 000V、±8 000V,測試結(jié)果如表1所示。將ESD測試的試驗電路進行復(fù)測,各管腳二極管特H性B與M電阻特性正常,無失效電路,結(jié)果表明電路的ESD能力達(dá)到±8 000V。
另外,對雙向高壓ESD防護結(jié)構(gòu)的端口進行了TLP測試,端口ESD特性如表2所示。
通過TLP測試結(jié)果可見,端口ESD器件的正負(fù)二次擊穿電流IT2均達(dá)到10A以上,相當(dāng)于HBM的ESD 能力滿足15KV。同時,ESD器件的正維持電壓VH為20.3V,負(fù)維持電壓VH為-17V,在該端口工作電壓范圍(-15~15V) 以外,避免了ESD事件發(fā)生時,芯片出現(xiàn)閂鎖現(xiàn)象。通過以上實測數(shù)據(jù)分析,本芯片采用的背靠背高壓三極管并聯(lián)背靠背高壓二極管的ESD防護結(jié)構(gòu),既能實現(xiàn)15KV的ESD雙向防護功能,又具備抗閂鎖能力。
4 結(jié)論
本文基于一款單收發(fā)器接口電路的ESD防護設(shè)計,提出了一種新型的背靠背二極管ESD防護結(jié)構(gòu)用于雙向高壓端口,并對其端口連接的內(nèi)部電路采用自保護設(shè)計。為了滿足芯片高可靠性需求,從全芯片的角度來構(gòu)建ESD防護網(wǎng)絡(luò),保證整個芯片的ESD通路全覆蓋。電路經(jīng)流片驗證,通過了8KV HBM ESD測試,雙向高壓端口具備15KV ESD能力,并且能擬制閂鎖的發(fā)生。為了滿足芯片高可靠性要求,應(yīng)用于雙向高壓端口的背靠背二極管ESD防護設(shè)計,在版圖面積上與SCR等雙向ESD結(jié)構(gòu)還不具備優(yōu)勢,仍需要進一步優(yōu)化電路結(jié)構(gòu)來減小芯片成本。
【通聯(lián)編輯:李雅琪】